a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > 如何實現FPGA到DDR3 SDRAM存儲器的連接

如何實現FPGA到DDR3 SDRAM存儲器的連接

作者: 時間:2010-11-05 來源:網絡 收藏

采用90nm工藝制造的 架構支持總線速率為600 Mbps-1.6 Gbps (300-800 MHz)的高帶寬,工作電壓低至1.5V,因此功耗小,存儲密度更可高達2Gbits。該架構無疑速度更快,容量更大,單位比特的功耗更低,但問題是如何實現 DIMM與的接口呢?

本文引用地址:http://www.j9360.com/article/191492.htm

  關鍵詞——均衡!

  如果沒有將均衡功能直接設計到 I/O架構中,那么任何設備連接到 DIMM都將是復雜的,而且成本還高,需要大量的外部元器件,包括延時線和相關的控制。

  什么是均衡?為什么如此重要?

  為了在支持更高頻率時提高信號完整性,JEDEC委員會定義了一個fly-by(飛越式)端接方案,該方案采用了時鐘和命令/地址總線信號來改善信號完整性以支持更高的性能。當時鐘和地址/命令通過DIMM時,fly-by拓撲結構通過故意引起每個DRAM上的時鐘和數據/選通之間的飛行時間偏移(flight-time skew)來減小并發開關噪聲(SNN),如圖1所示。

  飛行時間偏移可能高達0.8 tCK,當該偏移被擴展得足夠寬時,將不知道數據在兩個時鐘周期中的哪個內返回。因此,均衡功能可以使控制器通過調節每個字節通道內的時序來補償這一偏移。最新的能夠為各種應用提供與雙倍數據率SDRAM接口的許多功能。但是,要與最新的DDR3 SDRAM一道使用,還需要更魯棒的均衡方案。

  FPGA I/O結構

  像Altera Stratix III系列高性能FPGA提供的I/O速度高達400 MHz (800 Mbps),還具有很高的靈活性,能夠支持現有的和新興的外部標準,如DDR3。


  圖1:DDR3 SDRAM DIMM:飛行時間偏移降低了SSN,數據必須被控制器調高到兩個時鐘周期。

  讀均衡

  在讀取操作中,存儲器控制器必須補償由飛越存儲器拓撲引起的、影響讀取周期的延時。均衡可以被視作為出現在數據通道上的比I/O本身延時還要大的延時。每個DQS都要求一個同步時鐘位置的獨立相移(經過了工藝、電壓和溫度(PVT)補償)。圖2顯示出同一讀取命令下從DIMM返回的兩個DQS組。

  圖2:I/O單元中的1T、下降沿和均衡寄存器。

fpga相關文章:fpga是什么


存儲器相關文章:存儲器原理



上一頁 1 2 3 下一頁

關鍵詞: SDRAM FPGA DDR3 存儲器

評論


相關推薦

技術專區

關閉