a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > FPGA系統設計的仿真驗證之:SDRAM讀寫控制的實現與Modelsim仿真

FPGA系統設計的仿真驗證之:SDRAM讀寫控制的實現與Modelsim仿真

作者: 時間:2015-05-06 來源:網絡 收藏

  7.6 典型實例13:讀寫控制的實現與仿真

本文引用地址:http://www.j9360.com/article/273721.htm

  7.6.1 實例的內容及目標

  1.實例的主要內容

  本節旨在通過分析控制器,介紹了的基本工作模式。最后使用對讀寫控制器進行仿真,幫助讀者進一步了解一個真實的器件模塊是如何進行仿真的。

  2.實例目標

  通過本實例,讀者應達到下面的目標。

  · 了解SDRAM存儲器的工作模式。

  · 熟悉Modelsim仿真的基本流程。

  · 可獨立使用Modelsim仿真新工程。

  7.6.2 SDRAM簡介

  在高速實時或者非實時信號處理系統當中,常常使用大容量存儲器實現數據緩存。而大容量存儲器的控制與使用是整個系統實現過程中的重點和難點之一。

  SDRAM(同步動態隨即訪問存儲器)具有價格低廉、精密度高、讀寫速度快等優點,從而成為數據緩存器的首選存儲介質。但是SDRAM的結構與SRAM有很大的差異,其控制時序和機制也比較復雜,這就限制了SDRAM的使用范圍。

  下面我們首先對SDRAM進行簡單介紹。

  1.SDRAM信號

  SDRAM器件的信號可以分為控制、地址和數據信號3類,具體定義如表7.2所示。

  表7.2 SDRAM信號

  信 號 名信 號 類 型信 號 描 述

  CS輸入Chip Enable,使能

  CLK輸入Clock,時鐘

  CKE輸入Clock Enable,時鐘使能

  RAS輸入Row Address Strobe,行地址選通

  續表

  信 號 名信 號 類 型信 號 描 述

  CAS輸入Column Address Strobe,列地址選通

  WE輸入Write Enable,寫使能

  DQML、DQMH輸入Data Mask for Lower,Upper Bytes,高低字節屏蔽

  BA輸入Bank Address,Bank地址

  A[0:10]輸入Address,地址

  DQ[0:15]雙向Data,數據

  2.SDRAM工作特性

  通常一個SDRAM 中包含幾個Bank,每個Bank的存儲單元是按行和列尋址的。由于這種特殊的存儲結構,SDRAM有以下幾個工作特性。

  (1)SDRAM 的初始化。

  SDRAM 在上電100~200µs 后,必須由一個初始化進程來配置SDRAM的模式寄存器,模式寄存器的值決定著SDRAM 的工作模式。

  (2)訪問存儲單元。

  為減少I/O 引腳數量,SDRAM 復用了地址線。所以在讀寫SDRAM 時,先由ACTIVE 命令激活要讀寫的Bank,并鎖存行地址,然后在讀寫指令有效時鎖存列地址。一旦Bank被激活后只有執行一次預充命令后才能再次激活同一Bank。

  (3)刷新和預充。

  為了提高存儲密度, SDRAM 采用硅片電容存儲數據,電容總是傾向于放電,因此必須有定時的刷新周期以避免數據丟失。刷新周期可由(最小刷新周期÷時鐘周期)計算獲得。對Bank預充電或者關閉已激活的Bank,可預充特定Bank 也可同時作用于所有Bank,A10、BA0和BA1用于選擇Bank。


上一頁 1 2 3 下一頁

關鍵詞: SDRAM Modelsim

評論


相關推薦

技術專區

關閉