tcp/ip 文章 進入tcp/ip技術社區(qū)
使用萊迪思iFFT和FIR IP的5G OFDM調制用例
- 摘要本文介紹了一種在FPGA中實現(xiàn)的增強型正交頻分復用(OFDM)調制器設計,它使用了逆FFT模式的萊迪思快速傅立葉變換(FFT)Compiler IP核和萊迪思有限脈沖響應(FIR)濾波器IP核。該設計解決了在沒有主控制器的情況下生成復雜測試模式的常見難題,大大提高了無線鏈路測試的效率。通過直接測試模擬前端的JESD204B鏈路,OFDM調制器擺脫了對主機控制器的依賴,簡化了初始調試過程。該設計可直接在萊迪思FPGA核中實現(xiàn),從而節(jié)省成本并縮短開發(fā)周期。該調制器的有效性驗證中使用了Avant-X70 V
- 關鍵字: 萊迪思半導體 iFFT FIR IP 5G OFDM
Cadence率先推出eUSB2V2 IP解決方案
- 為了提供更好的用戶體驗,包括高質量的視頻傳輸、更新的筆記本電腦(例如最新的 AI PC)和其他前沿設備,都需要 5 納米及以下的先進節(jié)點 SoC,以達成出色的功耗、性能和面積(PPA)目標。然而,隨著技術發(fā)展到 5 納米以下的工藝節(jié)點,SoC 供應商面臨各種挑戰(zhàn),例如平衡低功耗和低工作電壓(通常低于 1.2V)的需求。與此同時,市場也需要高分辨率相機、更快的幀率和 AI 驅動的計算,這就要求接口具有更高的數(shù)據傳輸速率和更強的抗電磁干擾(EMI)能力。隨著這些性能要求變得越來越復雜,市場亟需創(chuàng)新的解決方案來
- 關鍵字: Cadencee USB2V2 IP
創(chuàng)意推全球首款HBM4 IP 于臺積電N3P制程成功投片
- 創(chuàng)意2日宣布,自主研發(fā)的HBM4控制器與PHY IP完成投片,采用臺積電最先進N3P制程技術,并結合CoWoS-R先進封裝,成為業(yè)界首個實現(xiàn)12 Gbps數(shù)據傳輸速率之HBM4解決方案,為AI與高效能運算(HPC)應用樹立全新里程碑。HBM4 IP以創(chuàng)新中間層(Interposer)布局設計優(yōu)化信號完整性(SI)與電源完整性(PI),確保在CoWoS系列封裝技術下穩(wěn)定運行于高速模式。 創(chuàng)意指出,相較前代HBM3,HBM4 PHY(實體層)效能顯著提升,帶寬提升2.5倍,滿足巨量數(shù)據傳輸需求、功耗效率提升1
- 關鍵字: 創(chuàng)意 HBM4 IP 臺積電 N3P
Imagination繼續(xù)推動GPU創(chuàng)新—發(fā)布全新DXTP GPU IP將功效提升20%
- Imagination于不久前正式發(fā)布了DXTP GPU IP,這款新產品的亮點在于,在標準圖形工作負載下,其能效比(FPS/W)相比前代產品實現(xiàn)了高達20%的提升。作為GPU IP行業(yè)的領導者,截至2023年的公開數(shù)據顯示,搭載Imagination IP授權的芯片累計出貨量高達110億顆。這些芯片廣泛應用于移動設備(包括智能手機)、汽車、消費電子產品和電腦等多個領域。此次功效得到大幅提升的DXTP GPU的發(fā)布,正值在DeepSeek等大模型技術的推動下,邊緣AI設備廣泛興起的產業(yè)轉型期,功效更高的G
- 關鍵字: Imagination GPU GPU IP
Imagination:軟件定義汽車時代,一場由算力驅動的出行革命

- 當一輛汽車的性能不再由發(fā)動機排量決定,而是取決于車載芯片的算力與軟件的智能程度,這場由" 軟件定義汽車"(SDV)引發(fā)的產業(yè)革命已勢不可擋。在2025 年CES 展會上,全球科技巨頭紛紛亮出面向未來十年的智能汽車解決方案,而在這場技術競速中,芯片架構的創(chuàng)新與人工智能的深度應用正在重塑整個汽車產業(yè)鏈。在這個背景之下,EEPW 與Imagination 的高級產品總監(jiān)Rob Fisher進行了深度的交流采訪,揭示了這場變革背后的技術邏輯與產業(yè)圖景。Imagination 高級產品總監(jiān)Rob
- 關鍵字: 202503 Imagination 軟件定義汽車 GPU IP
將lwIP TCP/IP堆棧整合至嵌入式應用的界面
- 輕量化TCP/IP(lwIP)堆棧是TCP/IP協(xié)議的精簡實作,專門設計用來縮減RAM內存的使用量,這使其非常適合用在嵌入式系統(tǒng)。它提供三種獨特的應用程序編程接口(API):? 未封裝的低階API? 負責網絡通訊的高階 API? BSD 風格的socket套接字 API本文專注探討使用未封裝API接口的范例。運用未封裝API建置callback回調函數(shù)的應用程序會由核心事件觸發(fā)。盡管未封裝API較socket套接字API更為復雜,但由于其處理負荷(overhead)較低,因此能提供高出許多的吞吐量。接著將
- 關鍵字: lwIP TCP/IP 堆棧整合 嵌入式應用 ADI
芯耀輝:差異化IP助力國產廠商解決路徑依賴
- 作為國產IC設計產業(yè)鏈中不可或缺的一環(huán),國產IP授權廠商的不斷涌現(xiàn)能夠非常有效地提升國產IC設計產業(yè)的整體技術實力和行業(yè)競爭力。在ICCAD 2024上,5家領先的國產IP授權企業(yè)先后亮相,芯原微電子創(chuàng)始人、董事長兼總裁戴偉民,芯來科技創(chuàng)始人胡振波,銳成芯微CEO沈莉,奎芯科技聯(lián)合創(chuàng)始人唐睿以及芯耀輝副總裁何瑞靈分別帶來關于國產IP授權業(yè)務發(fā)展的介紹,為眾多國內IC設計企業(yè)提供了開發(fā)高性能IC設計的技術底座。 作為一家成立不到五年的IP領軍企業(yè),芯耀輝專注于先進半導體IP研發(fā)和服務,憑借強大的自主研發(fā)能力
- 關鍵字: 芯耀輝 IP 路徑依賴
新思科技推出業(yè)界首款連接大規(guī)模AI加速器集群的超以太網和UALink IP解決方案
- 摘要:●? ?新思科技超以太網IP解決方案將提供高達1.6 Tbps的帶寬,可連接多達一百萬個端點。●? ?新思科技UALink IP解決方案將提供每通道高達200 Gbps的吞吐量,連接多達 1024 個加速器。●? ?全新超以太網和UALink IP是基于新思科技業(yè)界領先的以太網和PCIe IP研發(fā)的,這些 IP 共同實現(xiàn)了5000多例成功的客戶流片。●? ?AMD、Astera Labs、Juniper Networks
- 關鍵字: 新思科技 大規(guī)模AI加速器集群 超以太網 UALink IP
芯原推出新一代高性能Vitality架構GPU IP系列
- 芯原股份近日宣布推出全新Vitality架構的圖形處理器(GPU)IP系列,具備高性能計算能力,廣泛適用于云游戲、AI PC、獨立顯卡和集成顯卡等應用領域。芯原新一代Vitality GPU架構顯著提升了計算性能,并支持多核擴展,以進一步提升性能。該GPU架構集成了諸多先進功能,如一個可配置的張量計算核心(Tensor Core)AI加速器和一個32MB至64MB的三級(L3)緩存,提供強大的處理能力和出色的能效表現(xiàn)。此外,Vitality架構可單核支持多達128路云游戲,滿足高并發(fā)和高畫質的云端娛樂需求
- 關鍵字: 芯原 Vitality架構 GPU IP
IP Your Way——您提供規(guī)格,然后SmartDV為您生成定制IP
- 無論是在出貨量巨大的消費電子市場,還是針對特定應用的細分芯片市場,差異化芯片設計帶來的定制化需求也在芯片設計行業(yè)中不斷凸顯,同時也成為了芯片設計企業(yè)實現(xiàn)更強競爭力和更高毛利的重要模式。所以,當您在為下一代SoC、ASIC或FPGA項目采購設計IP,或者尋求更適合的驗證解決方案(VIP),以便更快更好地完成您的芯片設計項目的時候,SmartDV都可以快速且可靠地在其多元化的產品組合之上進行IP定制,以滿足您期待的差異化設計需求。當大型IP供應商將其客戶鎖定在使用商品化的通用內核時,SmartDV就已經提供了
- 關鍵字: IP Your Way SmartDV 定制IP
智權半導體/SmartDV力助高速發(fā)展的中國RISC-V CPU IP廠商走上高質量發(fā)展之道
- 進入2024年,全球RISC-V社群在技術和應用兩個方向上都在加快發(fā)展,中國國內的RISC-V CPU IP提供商也在內核性能和應用擴展方面取得突破。從幾周前在杭州舉行的2024年RISC-V中國峰會以及其他行業(yè)活動和廠商活動中,可以清楚地看到這一趨勢。作為全球領先的IP供應商,SmartDV也從其中國的客戶和志趣相投的RISC-V CPU IP供應商那里獲得了一些建議和垂詢,希望和我們建立伙伴關系攜手在AI時代共同推動芯片產業(yè)繼續(xù)高速發(fā)展。SmartDV也看到了這一新的浪潮。上一次在行業(yè)慶祝RISC-V
- 關鍵字: 智權 SmartDV RISC-V CPU IP
將ASIC IP核移植到FPGA上——如何確保性能與時序以完成充滿挑戰(zhàn)的任務!
- 本系列文章從數(shù)字芯片設計項目技術總監(jiān)的角度出發(fā),介紹了如何將芯片的產品定義與設計和驗證規(guī)劃進行結合,詳細講述了在FPGA上使用IP核來開發(fā)ASIC原型項目時,必須認真考慮的一些問題。文章從介紹使用預先定制功能即IP核的必要性開始,通過闡述開發(fā)ASIC原型設計時需要考慮到的IP核相關因素,用八個重要主題詳細分享了利用ASIC IP來在FPGA上開發(fā)原型驗證系統(tǒng)設計時需要考量的因素。在上篇文章中,我們分享了第二到第四主題,介紹了使用FPGA進行原型設計時需要立即想到哪些基本概念、在將專為ASIC技術而設計的I
- 關鍵字: ASIC IP FPGA SmartDV
新思科技推出業(yè)內首款獲得ISO/SAE 21434網絡安全合規(guī)認證的IP產品,加速汽車安全領域發(fā)展
- 摘要:●? ?新思科技ARC HS4xFS處理器IP和新思科技IP開發(fā)流程均通過獨立審計機構SGS-T?V Saar的ISO/SAE 21434認證。●? ?獲得ISO/SAE 21434認證可應對不斷變化的網絡安全威脅,有助于在整個生命周期內為汽車系統(tǒng)提供長期的安全性與可靠性。●? ?經過安全風險分析(SRA)認證的新思科技ARC HS4xFS處理器IP助力開發(fā)者能夠以安全的方式將IP集成到系統(tǒng)中,從而滿足ISO/SAE 21434要求。●&n
- 關鍵字: 新思科技 ISO/SAE 21434 網絡安全合規(guī)認證 IP 汽車安全
將ASIC IP核移植到FPGA上——更新概念并推動改變以完成充滿挑戰(zhàn)的任務!
- 本系列文章從數(shù)字芯片設計項目技術總監(jiān)的角度出發(fā),介紹了如何將芯片的產品定義與設計和驗證規(guī)劃進行結合,詳細講述了在FPGA上使用IP核來開發(fā)ASIC原型項目時,必須認真考慮的一些問題。文章從介紹使用預先定制功能即IP核的必要性開始,通過闡述開發(fā)ASIC原型設計時需要考慮到的IP核相關因素,用八個重要主題詳細分享了利用ASIC所用IP來在FPGA上開發(fā)原型驗證系統(tǒng)設計時需要考量的因素。在上篇文章中,我們介紹了將ASIC IP移植到FPGA原型平臺上的必要性,并對原型設計中各種考量因素進行了總體概述,分析開發(fā)A
- 關鍵字: ASIC IP FPGA SmartDV
tcp/ip介紹
您好,目前還沒有人創(chuàng)建詞條tcp/ip!
歡迎您創(chuàng)建該詞條,闡述對tcp/ip的理解,并與今后在此搜索tcp/ip的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對tcp/ip的理解,并與今后在此搜索tcp/ip的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
