a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 嵌入式系統 > 業界動態 > DDR Memory 系統裕量的特性化研究

DDR Memory 系統裕量的特性化研究

作者: 時間:2014-11-13 來源:集微網 收藏

  是系統運行和性能的核心。設計人員需要更好地了解內存子系統,以優化系統吞吐能力。

本文引用地址:http://www.j9360.com/article/265244.htm

  如今炙手可熱。最近在加利福尼亞州舉行的2014 MemCon盛況空前,展廳里展示了幾乎所有關于的產品,參會的人也熱情高漲。

  會議主題是,是否有更為行之有效的方法來特性化分析DDR Memory的系統裕量。尤其是DDR子系統(DDR controller, PHY和 I/O))被嵌入到芯片用于承擔處理器和外部DDR存儲器之間的數據交互任務,這使得這種分析變得更加困難。 要知道,DDR存儲器接口通常是系統中帶寬最高的總線,以數GHz的數據速率運行,其讀寫時序裕量是以ps為單位來計算的。

  要滿足像這樣對DDR內存系統提出的的高性能需求,設計團隊必須深入分析和理解系統內存裕量以及系統運行過程中所有可能的變數。設計者面臨的最大的挑戰就是對DDR Memory系統原理不太清楚,甚至根本是一無所知, 而JEDEC標準又具有很大局限性,該規范基本上只定義了器件系統規范,很明顯需要改進,這使得整個情況更加糟糕。

  器件特性化分析工具的確能起一些作用,但它只測試和比較各部分組件之間的差異。理想情況下,DDR內存系統設計人員希望能夠實時測量系統裕量以全面準確地了解系統行為,洞察到可能出現的問題,并且優化性能。

  的參會人員大多數是DDR內存系統設計人員,他們想要理解DDR系統運行的關鍵因素。他們希望通過使用一種自動化的,可視化的分析和調試工具,能夠方便地收集DDR子系統中的實際數據。

  DDR內存系統分析套件看起來是一種新興的解決方式,它能為設計人員提供必要的可視性。DDR PHY中有一個特殊的接口,能夠用于捕獲DDR存儲器系統內的實時數據。DDR內存系統分析套件利用這個接口,運行大量不同的分析以檢查整個的DDR存儲器系統的運行狀態,包括封裝,電路板,以及器件等。它可用于測定DDR存儲器的系統裕量,識別電路板或DDR組件的設計缺陷,或調整各種參數以彌補已發現的問題。該套件可以針對不同電路板和電路板布局的性能進行特性化研究,并能夠比較不同的器件的性能和系統裕量。此外,它還可以幫助用戶評估不同供應商和不同的速度等級的DDR SDRAM器件的性能和質量。

  DDR內存系統設計人員都表示現在DDR IP的性能表現往往是“系統上見分曉”,這使得DDR內存的穩定性和可靠性簡直成了賭博游戲。而一個真正的DDR內存系統分析器應該能夠給出具體的反饋來改善整個系統的性能,以改善這種情況。

  Memory是系統運行和性能的核心。設計人員需要更好地了解內存子系統,以優化系統的吞吐能力,這也是DDR內存系統分析師對上述DDR內存系統分析套件如此感興趣的原因。



關鍵詞: MEMCON Memory DDR-SDRAM

評論


相關推薦

技術專區

關閉