a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > DS-SS接收機全數字AGC的FPGA實現

DS-SS接收機全數字AGC的FPGA實現

作者: 時間:2008-12-25 來源:網絡 收藏

DS-SS接收機全數字AGC的FPGA實現

  考慮到數字化的優越性和系統的穩定要求,采用全數字方案并使用實現外部模塊。由于MAG輸出信號的占空比反映了輸入信號的幅度大小,因此外部控制模塊采用MAG作為輸入信號,檢測當前輸入信號幅度的變化。外部AGC控制模塊輸出為要衰減的dB值,用來調整數控衰減器的衰減量。

  外部AGC控制模塊由計數器、低通濾波器、積分器和衰減量dB轉換表等幾部分構成,實現框圖如圖2所示。

  當放大器2輸出信號處于射頻前端AGC的動態范圍時,MAG端輸出信號的占空比為1/3,如圖3所示。如果放大器2輸出信號超出射頻前端AGC的動態范圍時,中頻連續信號的幅度就會超過正常幅度,直接導致MAG輸出信號的占空比超出1/3,因此MAG占空比的大小反映了接收信號幅度的大小。為了保持輸出信號有恒定占空比,就要在輸入信號過大而導致內部AGC無法調節時,采用外部AGC調整來保證。通過外部AGC控制數控衰減器調整輸入信號幅度,使放大器2的輸出信號落入射頻前端的AGC動態調整范圍。數控衰減量的調節直接由射頻前端的輸出信號MAG的占空比確定。中頻連續信號幅度與SNG及MAG輸出信號的關系,如圖3所示。

DS-SS接收機全數字AGC的FPGA實現

  設射頻前端AGC正常工作時的中斷頻輸出連續信號幅度為A0,則MAG輸出信號門限為:

DS-SS接收機全數字AGC的FPGA實現



關鍵詞: AGC FPGA

評論


相關推薦

技術專區

關閉