a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > EDA/PCB > 業界動態 > 28nm以下工藝成本與收益現矛盾

28nm以下工藝成本與收益現矛盾

—— 5nm將達工藝極限
作者: 時間:2013-12-23 來源:超能網 收藏

  三十多年來,半導體工業繞來繞去都繞不開“摩爾定律”,但是隨著工藝的提升,業內專家表示摩爾定律快要失效了。博通公司CTOHenrySamueli此前就表示過15年后摩爾定律就不管用了,日前他在IEDM國際電子元件會議上同樣做了類似表示,現有半導體工藝將在階段達到極限,而且工藝之后制造成本已不能從中獲益。

本文引用地址:http://www.j9360.com/article/203051.htm

  Samueli在接受采訪時談到了現在的半導體工藝狀態,及之后的工藝雖然會繼續提升芯片的性能、降低功耗,但在成本上已經不能繼續受益,未來有必要考慮新的選擇。

  博通公司此前發布了XLP多核ARM處理器架構,他們就直接越過了20nm工藝,改用16nmFinFET鰭式晶體管工藝生產。

  目前業界對半導體工藝的研究已經到了10nm以下,Intel就準備在2017年后開始使用7nm工藝,但在Samueli看來7nm之后半導體工藝很快就會達到物理極限,工藝時晶體管就只有10個原子大小,接近物理極限了。

    IEDM會議上的石墨烯研究

  IEDM會議上的石墨烯研究

  他在IEDM會議上的另一篇主題演講就是探討可能取代CMOS工藝的新技術,其中石墨烯制造的晶體管頻率可達1000GHz,其厚度也有1個原子大小。此前三星、IBM都做過類似的研究,不過這個技術離工業量產還有段距離。

晶體管相關文章:晶體管工作原理


晶體管相關文章:晶體管原理


關鍵詞: 28nm 5nm

評論


相關推薦

技術專區

關閉