a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > EDA/PCB > 業界動態 > EUV光刻機“忙瘋了”

EUV光刻機“忙瘋了”

作者: 時間:2024-06-06 來源:全球半導體觀察 收藏

據市場消息,目前,ASML High NA 僅有兩臺,如此限量版的關鍵設備必然無法滿足市場對先進制程芯片的需求,為此ASML布局步伐又邁一步。

本文引用地址:http://www.j9360.com/article/202406/459624.htm

當地時間6月3日,全球最大的半導體設備制造商阿斯麥(ASML)宣布,攜手比利時微電子研究中心(IMEC),在荷蘭費爾德霍芬(Veldhoven)開設聯合High-NA 光刻實驗室(High NA EUV Lithography Lab),并由雙方共同運營。

推動摩爾定律關鍵因素:High NA EUV技術

據業界信息,High NA EUV技術是EUV技術的進一步發展。NA代表數值孔徑,表示光學系統收集和聚焦光線的能力。數值越高,聚光能力越好。通過升級將掩膜上的電路圖形反射到硅晶圓上的光學系統,High NA EUV光刻技術能夠大幅提高分辨率,從而有助于晶體管的進一步微縮。

ASML的High NA EUV設備是芯片制造商制造2nm工藝節點芯片的必備設備,每臺設備的成本超過5000億韓元。據悉,ASML最先進的高數值孔徑EUV設備的數值孔徑將從0.33提高到0.55,這意味著設備可以繪制更精細的電路圖案。

ASML官網消息指出,經過多年的構建和整合,該實驗室已準備好為領先的邏輯和存儲芯片制造商、以及先進材料和設備供應商,提供第一臺原型高數值孔徑EUV掃描儀(TWINSCAN EXE:5000)以及周圍的處理和計量工具。

據介紹,0.55NA EUV掃描儀和基礎設施的準備工作始于2018年,在此之前,ASML和ZEISS(蔡司)已經能夠開發High NA EUV掃描儀專用解決方案,涉及光源、光學元件、鏡頭變形、拼接、降低景深、邊緣位置誤差和疊加精度。與此同時,IMEC與其擴展的供應商網絡緊密合作,準備了圖案化生態系統,包括開發先進的光刻膠和底層材料、光掩模、計量和檢測技術、(變形)成像策略、光學鄰近校正 (OPC) 以及集成圖案化和蝕刻技術。準備工作最近取得了首次曝光,首次展示了使用0.55NA EUV原型掃描儀在Veldhoven的金屬氧化物光刻膠 (MOR) 上印刷的10納米密集線條(20納米間距)。

此次聯合實驗室的開放,被視為High-NA EUV技術大批量生產準備過程中的重要里程碑。業界預計,隨著該技術的不斷成熟和普及,將在2025-2026年期間迎來大規模的量產應用。

IMEC總裁兼首席執行官Luc Van den hove表示,High-NA EUV是光學光刻領域的下一個里程碑,有望在一次曝光中對間距為20納米的金屬線/空間進行圖案化,并支持下一代DRAM芯片。與現有的多圖案化0.33 NA EUV方案相比,這將提高產量并縮短周期時間,甚至減少二氧化碳排放量。因此,它將成為推動摩爾定律進入埃時代的關鍵推動因素。

先進制程競爭開戰:“挺忙的”

在芯片制造中,先進制程技術是當前行業研發的重點,掌握研發最新制程技術的大廠主要是臺積電、三星、英特爾,從三大廠的動態來看,先進制程研發之爭已開啟。而光刻設備是芯片制造過程中的核心步驟,目前ASML是全球唯一掌握High-NA EUV技術的設備廠商,隨著先進制程芯片競爭日益升溫,各大廠瞄準EUV先進設備開始搶購。

從訂單情況來看,ASML財報顯示,今年第一季度公司新增訂單金額為36億歐元,其中6.56億歐元為EUV訂單。

這一局,英特爾率先搶下了ASML大部分的High NA EUV光刻機。據此前外媒消息,ASML截至2025上半年的高數值孔徑EUV(High-NA EUV)設備訂單由英特爾全部包攬。并在前不久英特爾宣布完成了ASML High-NA EUV光刻機設備組裝。這是ASML生產的首臺High NA EUV光刻機,價值高達3.5億歐元,英特爾計劃用該款設備生產1.8nm以下的先進制程芯片。據了解,ASML還對外交付了第二臺High NA EUV光刻機,但未透露買家信息。

值得一提的是,ASML的訂單已超過了十幾臺,但EUV設備的最大客戶臺積電卻表示“不搶ASML新設備”。臺積電業務開發資深副總經理張曉強此前表示,臺積電A16制程不一定要用阿斯麥(ASML)High-NA EUV?,F有EUV能力支持芯片生產到2026年底,屆時A16制程將根據目前藍圖推出。

三星電子方面,該公司聯合ASML共同投資1萬億韓元在韓國建立新研發中心。該中心位于京畿道華城市ASML新園區前,將配備能夠實施亞2nm工藝的先進高數值孔徑EUV光刻設備,并將成為ASML和三星電子工程師使用EUV設備進行先進半導體研發合作的場所。據此前動態,三星電子已在ASML韓國華城新園區附近新獲得了一塊場地,將于明年開始建設,計劃在竣工時引進[高數值孔徑]設備,預計最晚會在2027年完成。

三星電子還與ASML EUV光刻機組件供應商蔡司聯手,在EUV領域深化合作。公開資料顯示,蔡司集團是全球唯一的極紫外(EUV)光系統供應商ASML Holding NV的光學系統唯一供應商。據透露,每臺EUV光刻機中包含了三萬多個由蔡司提供的組件。

三星電子此前指出,其目標是引領3nm以下的微制造工藝技術,今年計劃采用EUV光刻技術量產第六代10納米DRAM芯片。未來,三星電子積極尋求到2025年實現2nm芯片商業化,到2027年實現1.4nm芯片商業化。



關鍵詞: EUV 光刻機 EDA設計

評論


相關推薦

技術專區

關閉