a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的FIR數字濾波器設計與實現

基于FPGA的FIR數字濾波器設計與實現

作者: 時間:2013-10-23 來源:網絡 收藏

3 的詳細
3.1 模塊與系統級仿真
根據的原理,在Simulink環境下搭建16階的FIR數字濾波器結構,如圖3所示。

本文引用地址:http://www.j9360.com/article/189493.htm

c.JPG


在模型的搭建過程中,使用了兩個8位的Shift Taps移位寄存器模塊對輸入信號進行分解,然后根據數字濾波器的原理進行算法計算。
模型搭建好之后,需要確定16階FIR數字濾波器的系數,在這使用Matlab中的FDATool濾波器工具來確定。確定好濾波器的指標:
(1)設計一個16階的FIR濾波器;
(2)低通濾波器;
(3)采樣頻率fs為16 384 Hz,截頻點頻率fs為533 Hz;
(4)輸入序列位寬為16位。
在設計濾波器界面中,如圖4所示,進行下列選擇:

d.JPG


(1)濾波器類型(Filter Type)為低通(Lowpass);
(2)設計方法(Design Method)為FIR,采用窗口法(Window);
(3)濾波器階數(Filter Order)定制為15(設置為15階而不是16階,是由于設計的16階FIR濾波器的常系數項h(0)=0);
(4)濾波器窗口類型為Kaiser,Beta為0.5。

電源濾波器相關文章:電源濾波器原理


數字濾波器相關文章:數字濾波器原理


評論


相關推薦

技術專區

關閉