a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > 采用靜態CMOS和單相能量回收電路的乘法器電路設計

采用靜態CMOS和單相能量回收電路的乘法器電路設計

作者: 時間:2012-07-29 來源:網絡 收藏

O 引言

本文引用地址:http://www.j9360.com/article/186047.htm

  電路中的功率消耗源主要有以下幾種:由邏輯轉換引起的邏輯門對負載電容充、放電引起的功率消耗;由邏輯門中瞬時短路電流引起的功率消耗;由器件的漏電流引起的消耗,并且每引進一次新的制造技術會導致漏電流20倍的增加,漏電流引起的消耗已經成為功率消耗的主要因素。目前降低功耗的方法主要有:減小電源電壓、調整晶體管尺寸、采用并行和流水線的系統結構、利用睡眠模式、采用絕熱邏輯電路等。其中,邏輯就是基于絕熱計算發展起來的一種低功耗設計技術。

這里簡單介紹一種使用正弦電源時鐘的邏輯,并用這種原理電路設計了一個兩位的數字電路,與靜態數字相比,這種能夠大大降低功率消耗。

  1 正弦電源時鐘能量回收邏輯電路工作原理

  以反相器為例說明這種電路的工作原理,如圖1所示。M1和M2的連接方式與傳統的靜態邏輯電路相似。不同的是電源不再是恒定不變的,而是用一個正弦信號代替,這個信號同時起到同步電路工作的作用,因此又稱作電源時鐘。M3和M4連接成二極管的形式用來控制充放電的路徑。

  


  當輸入信號B為邏輯“O”時,M1導通,M2截止。正弦信號正半周時,通過M3和M1向負載電容充電,一旦電容充電到最大值,M3能夠阻止電容向輸入正弦時鐘信號放電,輸出保持在高電平不變。當輸入信號B為邏輯“1”時,M1截止,M2導通。正弦信號負半周時,負載電容通過M2和M4向輸入正弦時鐘信號放電,一旦電容放電到最小值,M4能夠阻止輸入正弦時鐘信號向電容充電,輸出保持為低電平不變。

  2 基于能量回收電路的乘法器電路設計

  2.1 基于單相能量回收電路的乘法器

  兩位乘法器能夠實現2位二進制數的乘法運算,設A1A0,B1B0為乘數和被乘數,P3P2P1P0為乘法運算得到的積,由卡諾圖(見圖2)得到兩位乘法器的輸出邏輯函數表達式分別為:

  

公式


  

p2p機相關文章:p2p原理



上一頁 1 2 3 下一頁

評論


相關推薦

技術專區

關閉