a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > 采用靜態CMOS和單相能量回收電路的乘法器電路設計

采用靜態CMOS和單相能量回收電路的乘法器電路設計

作者: 時間:2012-07-29 來源:網絡 收藏

為了能用基本的與非門、或非門和異或門電路實現,上式可以通過邏輯運算變換為:

  

本文引用地址:http://www.j9360.com/article/186047.htm
公式


  實現電路時,將靜態電路(見圖3)構成的與非門、或非門和異或門的電源用圖4所示的電源時鐘電路代替即可。其中Clk+,Clk-分別接電路中PMOS和NMOS管的D極和S極。


  


  

電源時鐘電路


  2.2 仿真結果

  在PSpice環境下,分別仿真了用靜態電路和電路構成的兩位電路(見圖5和圖6),圖中只顯示了輸出4位積的低2位P1P0,其中輸入信號A1A0,B1B0波形見圖6。其他參數如下:采用CMOS 1.2μm技術,正弦波峰峰值為2.5 V,直流電壓VDD為2.5 V,并假設的輸出端接負載電容為O.1 fF。

p2p機相關文章:p2p原理




評論


相關推薦

技術專區

關閉