1553B總線網絡存儲器設計方案
圖3 FPGA內部工作流程
系統平時處于待機狀態,當命令幀到來時會引起中斷,中斷子程即通過altera_avalon_1553B_getframe()解讀命令幀的內容,確定是讀取還是寫入,讀取或寫入數據的長度,數據的特征作為下次讀取的標志,確實無誤后,開始讀取或寫入。
存儲器的管理與其他應用中不同的有兩點:在每次寫入后,必須將寫入的數據作一個標志,以方便以后讀取;另外,還要計算剩余存儲的容量,在下一次需要寫入數據時判斷是否可以容納下本次存儲。1553B的主結點在使用完畢數據后也需要提供信號來清空存儲以釋放資源。
評論