a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > ARM設計的FPGA可重構配置方法的實現及應用

ARM設計的FPGA可重構配置方法的實現及應用

作者: 時間:2010-12-11 來源:網絡 收藏

摘要:文中詳述了被動串行方式的時序,給出流程圖及的程序代碼,并通過實例驗證了該的優越性及前景.通過介紹的各種方式,提出了一種基于處理器的動態配置,充分利用處理器功能強、速度快、廣的特點,結合FPGA重配置特性,了對FPGA的動態配置.

本文引用地址:http://www.j9360.com/article/151245.htm

隨著半導體工藝技術的迅猛發展,現場可編程邏輯器件FPGA的集成度迅速提高,已達到百萬門量級,與此同時,FPGA中的邏輯資源也日益豐富,使得基于FPGA的片上系統成為可能.基于FPGA的片上系統因其具有開發周期短,成本低,軟硬件可編程,系統設計靈活、可裁減、可擴充、可升級等優點正在成為電子系統設計的研究熱點,且已經在通訊、工控等領域得到實際

目前FPGA從技術上進行分類,可以分為基于查找表(LuT,k—up table)技術,SRAM工藝的FPGA、基于nash技術的FPGA和基于反熔絲(Anti—fuse)技術的FPGA,而使用最多的還是基于SRAM工藝的FPGA,如Altem的Cycl0ne和S tix系列、xilin)【的Spanan和Virtex系列.基于SRAM 的FPGA片內帶有存儲配置位流的sRAM,上電時,將存儲在專用配置芯片中的配置信息加載到FPGA中,從而實現一定的邏輯功能,掉電時片內SRAM中的配置數據遺失,需要下一次加電時重新加載配置.這種片內易失存儲器存儲配置數據的結構,使得FPGA可以在線動態的對其sRAM中的配置數據進行更新,從而實現電路邏輯功能動態改變.系統可主要就是利用基于sRAM的FPGA這種動態重配置特性才得以實現的,下面就以Altem公司Cyclone II系列FPGA分析其配置方式及其可應用.

1 可配置

根據FPGA在配置過程中的角色可把cyclone II系列FPGA的配置方式分為三種:FPGA主動串行(As)方式、FPGA被動串行(PS)方式和JATG方式.不同配置模式通過配置模式選擇管腳MsEL[1:0]進行選擇,其中MsEL[1:0]=o0時選擇As模式,MsEL[1:O]=01時選擇PS模式,對于某些串行配置器件當MsEL[1:0]=l0時為快速AS模式,配置速度比PS模式快一倍.Cyclone II系列FPGA支持配置數據自解壓,將壓縮的配置數據存儲在配置器件或其它存儲器中,配置時傳送壓縮的位流數據到FPGA中,FPGA可實時的解壓縮并對內部sRAM進行編程,配置數據的壓縮比例可達35%-5O% ,可有效節省配置存儲空間.

在As方式下,由FPGA主動輸出控制和同步信號給專用串行配置芯片,配置芯片接收到配置命令后,就開始將配置數據串行的發送至FPGA,完成配置工作.目前常用的專用串行配置芯片為容量為4 Mb的EPCS4和16 Mb的EPcS16等.AS配置模式主要用到四個信號:串行數據輸入DcLK、控制信號輸入AsDI、片選信號ncs和串行數據輸出DATA.

在PS方式下,由系統中其它設備發起配置過程,FPGA在配置過程中只輸出應答信號,發起控制配置過程的設備可以是處理器、Altem EPC系列配置芯片、CPLD等功能設備.在下一小節將對PS配置方式做詳細的介紹.JTAG調試接口已經作為一個標準接口集成在芯片內,主要用于芯片的測試,cycl0ne II系列FPGA都支持JTAG方式對FPGA進行配置,JrrAG方式具有比其它配置方式都高的優先級.JrI'AG接口定義了四個標準信H號:

● rI℃K測試時鐘,各種信號都需要與測試時鐘同步;

● TDI測試數據輸入,測試數據串行輸入,數據在TCK上升沿傳送;

● TDO測試數據輸出,測試數據串行輸出,數據在TCK下降沿傳送;

●TMs測試模式選擇,決定JTAG電路內部TAP控制器狀態機的變化.

2 基于的配置方法及實現

2.1 PS配置原理

如圖l所示,利用s3c2410x作為主控制器采用被動串行方式對EP2c20內部邏輯進行重構.FPGA的PS配置方式是比較常用的一種配置方式,可以有效實現FPGA的在線配置,其基本流程為:在系統中將FPGA被動配置方式配置接口與ARM處理器的IO管腳相連,在處理器端通過軟件控制相應管腳的高低電平將數據串行的發送到FPGA中.重構程序運行在ARM處理器中作為實時系統的一個任務,當需要重配FPcA內部邏輯時,調用相應任務,配置完成后,刪除當前任務即可,因此,可將預先建立的配置文件庫存儲到ARM的nash中,由ARM處理器中運行的配置程序來完成動態重構任務。FPGA與Ps配置方式有關的管腳功能如表l所示:

整個配置過程幾個關鍵信號的時序圖如圖2所示,配置過程可以分為復位、配置和初始化三個階段:

在復位階段,微處理器首先在nc0NFIG信號線上產生一個寬度大于8 s的負脈沖,然后開始檢測nsTATus信號的狀態.FPGA檢測到ncONFIG信號的下降沿后會迫使nsTATus和cONF—DONE信號拉低,使FPGA處于復位狀態,當ncONFIG變為高電平時,FPGA退出復位狀態,釋放漏級開路的nSTATUS管腳,nSTATuS在外部需要被l0 K的上拉電阻拉高,nSTATUS管腳變為高電平后,FPGA即進人配置階段,此時,FPGA已做好了接收配置數據的準備.

FPGA的nsTATuS管腳變高后,延時5 s左右,在DCLK的上升沿FPGA即可從DA L0管腳串行的接收配置數據,配置數據按低位在先高位在后的順序從數據線上送出.當所有數據都接收完后釋放漏級開路的CONFIG— DONE管腳,CONFIG—DONE管腳在外部需要被10 K的上拉電阻拉高,CONFIG—DONE管腳由低到高的跳變表明配置階段結束,FPGA進入初始化階段.如果在配置過程中出現錯誤,則n rATuS管腳將輸出低電平,FPGA在內部自動復位,處理器可以通過查詢ns1IATuS管腳狀態判斷在配置過程中是否有錯誤發生,如果nsTATuS管腳在配置過程中變低則表明有錯誤發生,如果在軟件中設置了錯誤發生后自動重新開始配置選項則FPcA會延時一段時間后釋放nsTATuS,此時nsTATuS被外部上拉電阻拉高,CPu在nsTA—Tus上檢測到一個由低到高的跳變后重新開始配置.若軟件中未設置“錯誤發生后自動重新開始配置”選項則需要CPu首先將nCONFIC管腳置低再拉高以開始重新配置.

在初始化階段,初始化時鐘可以是FPGA內部時鐘或外部由CLKusR管腳提供的時鐘,本例使用了FPGA內部時鐘,FPGA將為初始化提供時鐘,這樣,初始化階段不再需要外部時鐘.初始化階段完成后INIT—DONE管腳變為高電平,指示FPGA成功進人用戶模式,配置過程結束.需要注意的是,若此時CONF—DONE或INIT_DONE未變為高電平,則表明此次配置過程不成功,需要cPu重新進行配置.


上一頁 1 2 3 下一頁

評論


相關推薦

技術專區

關閉