a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 可重構

可重構 文章 進入可重構技術社區

沐“安”之澤暉,創“芯”之華章

  • 1? ?信息安全決定于可靠的“芯”當前的數字信息產業構建在半導體之上,且依賴度越來越強,如果芯片安全得不到保證,則任何形式的信息安全都無從談起,這對行業發展舉足輕重,并且覆蓋和滲透到各類信息網絡體系及產品的方方面面。隨著信息安全深入人心,安全芯片正在成為一個特殊的產業,成為越來越多從事解決方案公司的關注焦點和標準配置。出于對安全芯片最新概念和演進的興趣,在北京上地海淀創業園,筆者與無錫沐創集成電路設計有限公司總經理朱敏博士進行了交流。作為網絡安全芯片領域的領跑者,沐創致力于以可重構計算
  • 關鍵字: 202107  安全  可重構  

基于NETFPGA的可重構科學計算平臺

  • 本項目的研究目標是探索和建立圖形化數學算法向硬件轉換的理論方法,研究開發數學算法向硬件邏輯轉換的工具,與科學計算軟件相結合建立起基于FPGA陣列的科學計算平臺原型。研究目標結構流程如下:
  • 關鍵字: 可重構  科學計算平臺  FPGA  NET  

動態可重構的智能光載無線接入技術(二)

  • 2 智能光載無線網絡的媒體訪問控制層技術在構建有效網絡的基礎上,還需要考慮怎樣實現網絡內部公平有效的資 ...
  • 關鍵字: 動態  可重構  智能光載  無線接入  

動態可重構的智能光載無線接入技術(一)

  • 1 新型網絡體系結構要實現智能化的光載無線網絡,設計一個好的網絡體系結構是首先需要考慮的問題。結合目前 ...
  • 關鍵字: 動態  可重構  智能光載  無線接入  

基于FPGA的實驗室可重構信號源的設計

  • 摘要 介紹了以直接頻率合成技術DDS為基礎的信號發生器基本工作原理及設計過程,并以單片機和FPGA為核心實現了波形、頻率、幅值均可調節的信號發生器設計。經測試驗證,該信號發生器取得了理想的結果,達到了設計要求
  • 關鍵字: FPGA  實驗室  可重構  信號源    

基于DDS IP核及Nios II的可重構信號源設計

  • SOPC(System on a Programmable Chip,片上可編程系統)是Altera公司提出的一種靈活、高效的SOC解決方案。它將處理器、存儲器、I/O接口、LVDS、CDR等系統設計需要的功能模塊集成到一個可編程邏輯器件上,構建一個可
  • 關鍵字: Nios  DDS  IP核  可重構    

基于ARM和CPLD的可重構檢測系統設計

  • 引言
    檢測系統的可重構設計是檢測技術的發展方向。可重構設計是指利用可重用的軟硬件資源,根據不同的應用需求,靈活地改變自身體系結構的設計方法。對于檢測系統而言,可重構可以分為軟件可重構和硬件可重
  • 關鍵字: CPLD  ARM  可重構  檢測系統設計    

可重構波束天線滿足大數據流需要

  • 電子產品世界,為電子工程師提供全面的電子產品信息和行業解決方案,是電子工程師的技術中心和交流中心,是電子產品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網絡家園
  • 關鍵字: 可重構  波束天線  數據流量  無線電基站  

FPGA的可重構測控系統應用設計

  • 1 可重構測控系統的提出
    測控系統一般是指基于計算機實現數據采集和控制的系統。測控系統在工業現場控制、家庭數字化管理、通信和網絡等方面應用廣泛,并不斷向低成本、高速、高性能、智能化、開放化方向邁進。但現
  • 關鍵字: FPGA  可重構  測控系統  應用設計    

可重構計算:高效靈活的計算技術

  • 在大眾已經習慣的計算模式中,處理器和專用集成電路(ASIC)一直是兩大主流。伴隨著應用領域特別是嵌入式環境對系統的性能、能耗、上市時間等指標需求的不斷提高,傳統的計算模式暴露出了種種弊端。可重構計算技術集
  • 關鍵字: 可重構  計算  計算技術    

使用RapidIO技術搭建可重構信號處理平臺

  • 摘要:軍事領域常選擇ADI公司的TS201芯片用于信號處理平臺,但由于其采用基于電路交換的LINK口進行連接,...
  • 關鍵字: FPGA  RapidIO  可重構  信號處理  DSP  LINK口  

基于平均Q因子的可重構光網絡性能監控

  • 本文主要探討了一種基于平均Q因子的可重構光網絡性能監控技術。此方法利用異步眼圖抽樣。不需要時鐘同步。文中通過大量數值仿真得出了抽樣點數對估計Q值的直接影響。
  • 關鍵字: Q因子  可重構  網絡性能監控    

基于對EPCS在線編程的FPGA可重構方法

  • 0 引言
    可重構體系結構已經成為FPGA系統開發的研究熱點,并已有許多令人矚目的研究成果及產品應用。FPGA可重構的應用為用戶提供了方便的系統升級模式,同時也實現了基于相同硬件系統的不同工作模式功能。在當
  • 關鍵字: EPCS  FPGA  編程  可重構    

可重構系統功耗相關的硬件任務調度算法

  • 面向可重構系統,提出了一種功耗相關的硬件任務調度算法(Energy-Efficient Hardware Task Schedu-ling,EEHTS)。動態電壓調整(Dynamic Voltage Scaling,DVS)技術通過在軟件任務運行時動態改變CPU的運行電壓而降低系統功耗。類似地,EEHTS算法在硬件任務調度時動態改變FPGA的工作頻率,達到降低功耗的目的。模擬實驗結果表明,EEHTS算法在不影響硬件任務截止期要求的前提下,可以有效降低系統功耗。
  • 關鍵字: 可重構  功耗  系統  任務調度算法    

Cache結構的低功耗可重構技術研究

  • 在分析Cache性能的基礎上介紹了當前低功耗Cache的設計方法,提出了一種可重構Cache模型和動態可重構算法。Cache模型能夠在程序運行過程中改變相聯度和大小,動態可重構算法能夠在運行時針對不同的應用程序對可重構Cache進行配置。通過對Cache的動態配置,不僅可以提高Cache命中率,還能夠有效降低處理器的功耗。
  • 關鍵字: Cache  低功耗  可重構  技術研究    
共22條 1/2 1 2 »
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473