a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 電源與新能源 > 設計應用 > 深入研究DDR電源(07-100)

深入研究DDR電源(07-100)

—— 深入研究DDR電源
作者:飛思卡爾公司 Norman KW Chan(營銷經理)和WS Wong(系統工程師) 時間:2008-04-18 來源:電子產品世界 收藏

  DDR存儲器的發展歷程

本文引用地址:http://www.j9360.com/article/81733.htm

  由于幾乎在所有要求快速處理大量數據(可能是計算機、服務器或游戲系統)的應用中都要求具有RAM(隨機存儲器),因而DDR存儲器也變得日益重要,其應用也更加廣泛。自問世以來,RAM就已經變得至關重要,主要因為它是一種能夠保存易失性信息的存儲器,并且可以以一種更快速、更直接的方式存取信息。當在數據計算的世界里談及系統速度和效率時,這一點顯得尤為重要。

  DDR SDRAM(雙數據速率同步動態隨機存儲器),其可以通過在時鐘周期的上升和下降沿上分別提取數據而使數據率加倍,現在看來它正發展成為最先進的RAM芯片集。這與以往的SDR SDRAM大不相同,因為后者僅能在時鐘周期的一個邊沿上提取數據。從圖1可以看出,DRAM正在向著速度和數據傳輸率都不斷提高的方向發展。

  近些年來,CPU時鐘頻率經歷了指數增長,從而為RAM存儲器的時鐘頻率增長提供了動力。

  在1997年,SD RAM在市場亮相,它可以取代DRAM和SRAM兩種存儲器并提供更快的時鐘速率。這主要源于SDRAM具有更簡捷的通信協議;所有指令、地址和數據都由一個單獨的時鐘信號控制并且工作在突發模式,可以在66MHz的時鐘頻率下突發一系列數據字。在1998年,SD RAM頻率已經增長到100MHz 的突發脈沖速率。

  在1999年,英特爾和AMD間的企業競爭升級,在CPU時鐘速度方面也不例外。處理器行業的蓬勃發展進一步加大了CPU時鐘速度與其它系統組件間的差距。在此期間,盡管存儲器總線速度已經全力達到了133MHz,但卻仍然遠遠落后于CPU所能完成的速度,因此,總的來說,這也成為提高整體應用速度的瓶頸。

  為了解決這個問題,DDR RAM(雙數據速率傳輸)的設計應運而生。DDR RAM允許分別在時鐘的上升沿和下降沿上提取數據,從而加倍了時鐘的有效傳輸速率。例如,一個100MHz的DDR時鐘能夠達到相當于200MHz時鐘頻率的峰值傳輸速率。這就是DDR1技術,其速度可高達400MHz。
下一代DDR,即我們所說的DDR2。DDR2技術將數據傳輸速率從400MHz提升到800MHz,數據總線為64位(8字節)。它不能與前一代DDR1存儲器實現物理兼容,這種二代存儲器現在已經是由RAM存儲器廠商普遍生產的產品。

存儲器相關文章:存儲器原理



上一頁 1 2 3 4 5 6 7 下一頁

評論


相關推薦

技術專區

關閉