英特爾將打造六十核心Knights Landing至強Phi芯片
英特爾公司近日發布了一系列消息,媒體及分析人士開始對其即將推出的六十核心Knights Landing至強Phi芯片進行了概括性的解讀,這是一次管中窺豹式的探索過程。英特爾公司在其位于俄勒岡州希爾斯伯勒市的代工廠召開了新聞發布會,并向到場記者宣稱Knights Landing Phi可以承載八十億個晶體管。
本文引用地址:http://www.j9360.com/article/272031.htm
正如Timothy Prickett-Morgan在The Platform網站上所言,Knights Landing的Silvermont凌動核心將繼承Broadwell核心的全部指令集,僅僅將正處于調整當中的TSX事務型內存功能排除在外。
Knights Landing設定的浮點運算能力目標為三萬億次,而單精度浮點運算能力目前則達到了驚人的六萬億次。英特爾公司目前對于該芯片所能支持的最大計算核心數量繼續保密,根據預期其核心數量應該為六十個,但也有傳聞指出其最大支持能力將達到七十二個。
The Platform指出,屆時英特爾將推出一款該產品的協處理器衍生版本外加一個配備每秒100GB Omni-Path端口的版本,后者也正是英特爾打造的第一款擁有主機結構接口的芯片??紤]到高性能計算應用程序的實際情況,Omni-Path能夠支持OpenFabrics Alliance(簡稱OFA)堆棧實現良好的兼容性,從而使其同專為InfiniBand以及英特爾True Scale Fabric環境所編寫的軟件并行協作。
不過英特爾公司當然希望客戶能更傾向于使用其Omni-Path每秒100GB端口,據稱其能帶來更低延遲水平,且交換芯片的端口數量將為四十八個,這將高于InfiniBand的三十六個。六條內存通道都將支持最高64GB的單條DDR4內存,這代表著每塊處理器能夠最多匹配384GB內存容量,而英特爾公司目前正與Micron方面合作,希望為該芯片開發出高帶寬內存產品,其每數據包體系高達16GB。DDR4內存的運行速率大約為每秒90GB,而本地高帶寬內存能夠帶來每秒約400GB的運行速率,外圍通信將由36個PCIe 3.0通道負責實現。
評論