a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > 分解多核 DSP的低功耗與高性能優勢

分解多核 DSP的低功耗與高性能優勢

作者: 時間:2014-03-25 來源:網絡 收藏
數字信號處理是將信號以數字方式表示并處理的理論和技術。數字信號處理與模擬信號處理是信號處理的子集。

本文引用地址:http://www.j9360.com/article/241665.htm

數字信號處理的目的是對真實世界的連續模擬信號進行測量或濾波。因此在進行數字信號處理之前需要將信號從模擬域轉換到數字域,這通常通過模數轉換器實現。而數字信號處理的輸出經常也要變換到模擬域,這是通過數模轉換器實現的。

數字信號處理的算法需要利用計算機或專用處理設備如數字信號處理器)和專用集成電路(ASIC)等。數字信號處理技術及設備具有靈活、精確、抗干擾強、設備尺寸小、造價低、速度快等突出優點,這些都是模擬信號處理技術與設備所無法比擬的。

德州儀器 

TI TMS320C6678 與TMS320TCI6609多核非常適合諸如油氣勘探、金融建模以及分子動力學等需要超高性能、以及簡單可編程性的計算應用。TI 不但為 HPC 提供免費優化庫,無需花費時間優化代碼,便可更便捷地實現最高性能,而且還支持 C 與 OpenMP 等標準編程語言,因此開發人員可便捷地移植應用,充分發揮與高性能優勢。

多核幫助您實現最高性能

TI 基于 C66x KeyStone 的多核 支持 16 GFLOPs/W 最高性能浮點 DSP 內核,其正在改變 HPC 開發人員滿足性能、功耗及易用性等需求的方式。全球電信計算刀片及多核處理器平臺制造商 Advantech 開發了 DSPC-8681 多媒體處理引擎 (MPE),該款半長 PCIe 卡可在 50 W 的極下實現超過 500 GFLOP 的性能。除目前提供的 PCIe 卡之外,TI 和 Advantech 還將很快推出支持 1 至 2 萬億次浮點運算性能的全長卡,為 HPC 應用帶來更高效率更快速度的解決方案,實現業界轉型。TI 優化型數學及影像庫以及標準編程模型可幫助 HPC 開發人員快速便捷實現最高性能。

德州儀器 (TI) 與德州大學奧斯汀分校 (UT Austin) 成功將該校科學計算高密度線性代數庫(libflame 庫)移植至 TI TMS320C6678 多核數字信號處理器 (DSP),成為多內核創新的又一里程碑。該移植可帶來所有 libflame 功能,能夠為油氣勘探、金融建模以及分子動力學等眾多高性能計算 (HPC) 應用提供基本軟件構件組塊。這一成果不僅展示了 C6678 多核 DSP 可高效實施這些算法的基本特性,也展示了這些庫移植至 TI DSP 的便捷性。TI C6678 DSP 具有業界領先的 16 GFLOPs/W 單精度性能,加上 libflame 等優化軟件庫,可為 HPC 市場帶來超低功耗解決方案。

CEVA-XC4000 DSP 

CEVA公司推出完全可編程的低功耗DSP架構框架CEVA-XC4000,支持用于蜂窩、Wi-Fi、DTV、白色空間(white space)等應用的最嚴苛的通信標準。架構以其大獲成功的上一代產品為基礎,利用創新性指令集以軟件方式實現了通常只能由專用硬件完成的高度復雜的基帶處理,并樹立了新的功耗里程碑。

CEVA-XC4000架構為一個系列,共有六款完全可編程的DSP內核,為調制解調器開發人員提供了廣泛的性能選擇,同時符合最嚴苛的功耗限制。利用各內核代碼兼容且有統一的開發基礎結構、優化的軟件庫及統一工具鏈的優勢,客戶能夠顯著降低軟件開發成本,同時在未來產品中復用軟件投入。

架構集成了新的以功耗為導向的創新增強方案,包括CEVA第二代功率調節單元(PSU 2.0)。它通過處理器、存儲器、總線和系統資源的細小單元來實現對時鐘和電壓的動態調節。該架構還采用了緊耦合擴展作為功耗優化協處理器和用于執行關鍵物理層功能間的內部連通和接口,從而進一步降低功耗。重新調整帶有低層模塊隔離的流水線同樣是為高度優化功耗而設計。

集成了增強的系統級機制、隊列和接口以提供優異的性能;實現更快的連通性、更高的帶寬、更短的等待時間及更好的物理層控制。該架構利用兩個獨立但內部混合的高精度指令集,支持最先進的4x4和8x8 MIMO算法,從而保證調制解調器品質。

CEVA-XC4000 DSP架構由CEVA-ToolboxTM提供支持,CEVA-ToolboxTM是一個集成了用于高級矢量處理器的Vec-CTM編譯器技術的完整軟件開發環境,使整個架構能夠以C語言進行編程。集成的仿真器能夠對包括存儲器子系統在內的整個系統進行精確高效的驗證。

飛思卡爾半導體QorIQ Qonverge B4860基帶處理器 

QorIQ Qonverge B4860是在一個單芯片中支持三個20 MHz扇區的LTE基站處理器,每個扇區提供300 Mbps下行鏈路和150 Mbps上行鏈路,旨在代替目前的信道卡器件。與類似的但包含分散器件的已部署信道卡相比,它使成本減少了4倍、功率降低3倍。B4860是市場上少數幾個支持能夠處理天線IQ示例和回程IP網絡的真正宏蜂窩基站的解決方案之一,也是首款符合LTE-Advanced標準的SoC,最高可支持60MHz。它還可以同時支持多種無線接入技術(即多標準)和多模式(即LTE-A、LTE和WCDMA)標準。

通過最新的異構網絡拓撲結構和Cloud RAN,B4860可以在HetNet中用作宏,或作為面向中繼基站的回程基站,另外相同的器件架構可以從小型蜂窩擴展至大型蜂窩,使OEM可以在不同的基站形式中使用相同的軟件。在cloud RAN中,它可以在BBU池中使用,提供的基帶處理能力使遠程無線電頭端的覆蓋范圍超過數十公里。

該器件可在LTE-Advanced網絡中商用,8x8天線配置可處理高達1.8Gbps的聚合吞吐率。

為最終用戶帶來的優勢 - B4860提供高用戶容量、吞吐量和低數據傳輸延遲,使最終用戶可以實現高QoS,加上能夠以低信道卡成本和功率同時處理數百名活躍用戶,使OEM和運營商可以顯著降低其APEX和OPEX,降低最終用戶的服務成本。

新型 1.2GHz SC3900 Starcore?DSP內核在評估中獲得業界最高性能評分37,460,與最接近的競爭對手產品相比,性能幾乎提高了一倍,該基準由獨立信號處理技術分析機構Berkeley Design Technology, Inc. (BDTI)記錄。該器件中的另一個重要組件是MAPLE-B基帶加速平臺,除了可以通過非常高的吞吐量支持標準FEC (前向糾錯)、FFT和UMTS碼片速率處理以外(為內核上的其余下行鏈路和上行鏈路處理留有凈空),它還可以支持高級接收器算法的開發,顯著減少處理延遲并提高精度,另外載波聚合支持還可以提高頻譜效率。

c語言相關文章:c語言教程


模數轉換器相關文章:模數轉換器工作原理


矢量控制相關文章:矢量控制原理


關鍵詞: 分解多核 DSP 低功耗

評論


相關推薦

技術專區

關閉