a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 電源與新能源 > 設計應用 > 電路常識性概念之MOS管及簡單CMOS邏輯門電路原理

電路常識性概念之MOS管及簡單CMOS邏輯門電路原理

作者: 時間:2013-12-27 來源:網絡 收藏

我們都知道現代單片機主要是采用CMOS工藝制成的。

本文引用地址:http://www.j9360.com/article/227183.htm

1、MOS管MOS管又分為兩種類型:

N型和P型。如下圖所示:

電路常識性概念之MOS管及簡單CMOS邏輯門電路原理

以N型管為例,2端為控制端,稱為“柵極”;3端通常接地,稱為“源極”;源極電壓記作Vss,1端接正電壓,稱為“漏極”,漏極電壓記作VDD。要使1端與3端導通,柵極2上要加高電平。對P型管,柵極、源極、漏極分別為5端、4端、6端。要使4端與6端導通,柵極5要加低電平。在CMOS工藝制成的邏輯器件或單片機中,N型管與P型管往往是成對出現的。同時出現的這兩個CMOS管,任何時候,只要一只導通,另一只則不導通(即“截止”或“關斷”),所以稱為“互補型CMOS管”。

2、CMOS邏輯電平

高速CMOS電路的電源電壓VDD通常為+5V;Vss接地,是0V。高電平視為邏輯“1”,電平值的范圍為:VDD的65%~VDD(或者VDD-1.5V~VDD)低電平視作邏輯“0”,要求不超過VDD的35%或0~1.5V。+1.5V~+3.5V應看作不確定電平。在硬件設計中要避免出現不確定電平。近年來,隨著亞微米技術的發展,單片機的電源呈下降趨勢。低電源電壓有助于降低功耗。VDD為3.3V的CMOS器件已大量使用。在便攜式應用中,VDD為2.7V,甚至1.8V的單片機也已經出現。將來電源電壓還會繼續下降,降到0.9V,但低于VDD的35%的電平視為邏輯“0”,高于VDD的65%的電平視為邏輯“1”的規律仍然是適用的。3、非門

非門(反向器)是最簡單的門電路,由一對CMOS管組成。其工作原理如下:

電路常識性概念之MOS管及簡單CMOS邏輯門電路原理

A端為高電平時,P型管截止,N型管導通,輸出端C的電平與Vss保持一致,輸出低電平;A端為低電平時,P型管導通,N型管截止,輸出端C的電平與VDD一致,輸出高電平。

4、與非門

與非門工作原理:

電路常識性概念之MOS管及簡單CMOS邏輯門電路原理

①、A、B輸入均為低電平時,1、2管導通,3、4管截止,C端電壓與VDD一致,輸出高電平。

②、A輸入高電平,B輸入低電平時,1、3管導通,2、4管截止,C端電位與1管的漏極保持一致,輸出高電平。

③、A輸入低電平,B輸入高電平時,情況與②類似,亦輸出高電平。

④、A、B輸入均為高電平時,1、2管截止,3、4管導通,C端電壓與地一致,輸出低電平。5、或非門

或非門工作原理:

電路常識性概念之MOS管及簡單CMOS邏輯門電路原理

①、A、B輸入均為低電平時,1、2管導通,3、4管截止,C端電壓與VDD一致,輸出高電平。

②、A輸入高電平,B輸入低


上一頁 1 2 下一頁

評論


技術專區

關閉