a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 業界動態 > 微電子所在新型垂直納米環柵器件研究中取得突破性進展

微電子所在新型垂直納米環柵器件研究中取得突破性進展

作者: 時間:2019-12-13 來源:先導中心 收藏

2納米及以下技術代的主要候選器件,但其在提高器件性能和可制造性等方面面臨著眾多挑戰。在2018年底舉辦的國際會議IEDM上,來自IMEC的Ryckaert博士1將垂直納米器件的柵極長度及溝道與柵極相對位置的控制列為關鍵挑戰之一。

本文引用地址:http://www.j9360.com/article/201912/408155.htm

先導中心朱慧瓏研究員及其課題組從2016年起針對相關基礎器件和關鍵工藝開展了系統研究,提出并實現了世界上首個具有自對準柵極的疊層(Vertical Sandwich Gate-All-Around FETs或VSAFETs),獲得多項中、美發明專利授權,研究成果近日發表在國際微電子器件領域的頂級期刊《IEEE Electron Device Letters》上(DOI: 10.1109/LED.2019.2954537)。

朱慧瓏課題組系統地研發了一種原子層選擇性刻蝕鍺硅的方法,結合多層外延生長技術將此方法用于鍺硅/硅超晶格疊層的選擇性刻蝕,從而精確地控制納米晶體管溝道尺寸和有效柵長;首次研發出了的自對準高k金屬柵后柵工藝;其集成工藝與主流先進CMOS制程兼容。課題組最終制造出了柵長60納米,納米片厚度20納米的p型VSAFET。原型器件的SS、DIBL和電流開關比(Ion/Ioff)分別為86mV/dec、40mV和1.8x105。

該項目部分得到中國科學院創新研究院項目(Y7YC01X001)的資助。 



評論


相關推薦

技術專區

關閉