a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > 基于CoolRunner CPLD的MP3應用開發板的設計與實現

基于CoolRunner CPLD的MP3應用開發板的設計與實現

作者: 時間:2011-08-17 來源:網絡 收藏

引言

本文引用地址:http://www.j9360.com/article/191063.htm

便攜式播放器作為一種集音頻播放、數據存儲為一身的數碼產品,其功能結構為電子設計人員所津津樂道。新功能的播放器不斷地更新換代。為了滿足播放器功能新增的需求,我們設計了一套基于 的軟硬件開發系統,制作相應開發板,探索了一種快速實現的方案。

MP3板的選型和設計

主控模塊芯片及其外圍器件

XCR3256是Xilinx公司開發的CoolRuner 芯片,可實現6000門的數字邏輯電路,內嵌256個宏單元,支持4個全局時鐘,具有低功耗、可快速ISP、延時可預測等特點,可滿足MP3功能和數碼產品方面的一些特殊要求,我們選用XCR3256芯片實現M P3主控模塊。該主控模塊用于對各外圍器件的控制,協調各外圍器件的工作。外圍器件主要有解碼芯片組(MAS3507D和DAC3550A)、Flash存儲器、LCD、USB接口、并口等。主控模塊與各外圍器件的框圖如圖1所示。

MP3應用開發板結構框圖

圖1 MP3板結構框圖

主控邏輯單元是整個主控模塊的核心部分,決定著MP3播放器各功能,如播放、快進、下載之間的優先度和順序,為其他邏輯單元提供實現更加復雜操作的控制信號。主控邏輯單元通過狀態機對其他模塊進行控制,其狀態機如圖2所示,該圖詳細地描述了MP3播放器不同工作階段的操作條件和各階段之間的切換情況。

特別需要說明的是:①LOW_PWR使DAC3550A工作在低功率模式下;②IDLE是播放與下載、快進、后退等操作之間的轉換狀態;③UPDATE_TRACK將歌曲曲目更新,并傳遞給LCD顯示。

主控邏輯單元狀態機

圖2 主控邏輯單元狀態機

DAC3550A是一款專為音頻應用而設計的高精度數模轉換芯片,具有低功耗操作模式,連續采樣頻率從8KHz到50KHz均可自主選擇,這就給設計帶來了極大的靈活性;還提供了簡潔的I2S總線接口和I2C總線接口,主控模塊正是通過I2C總線對DAC3550A三個寄存器AVOL(16bits)、GCFG(8bits)、SR_REG(8bits)寫入相應命令而實現控制的。DAC3550A接口電路圖設計如圖3所示。

3550A接口電路圖

圖3 DAC3550A接口電路圖

MAS3507D可實現2階或3階的MPEG音頻解碼功能,內嵌的功率管理器可降低低采樣頻率時的功率,并可以在芯片閑置時將其暫時斷電(power off)。該芯片還可以對音效進行調整,以滿足用戶不同需求;為輸出音頻數據而提供的I2S總線端口使MAS3507D和DAC3550A的連線更加簡潔方便。MAS3507D是通過給主控模塊的反饋實現對DAC3550A輸入控制的,MAS3507D DC/DC轉換接口電路如圖4所示。

MAS3507D DC/DC轉換接口電路

圖4 MAS3507D DC/DC轉換接口電路

開發板工作流程

MP3板的工作流程為:

上電→提取用戶命令→讀存儲器→將MP3音頻文件送至MAS3507D進行解碼→解碼后的數字信號經DAC3550A數模轉換→模擬信號輸入耳機。

性能設計

設計過程中,為滿足今后功能擴展及增強開發平臺系列化的需要,我們對開發板的功能布局做了很多調整。

我們將芯片與解碼芯片組連接的引腳設計成插針形式,可及時更新和選用新的解碼芯片組,而解碼芯片組決定著MP3播放器所能播放音頻文件的格式及音質。低功耗是MP3播放器追求的一項重要指標,開發板中選用的XRC256XL芯片及解碼芯片組(MAS3507D和DAC3550A)均滿足了低功耗的要求。

布線要點

MP3應用開發板的設計軟件我們選用ProtelDXP。在布線時,我們注意到一些問題,如I2C總線在高電平時對串擾和干擾的高度敏感性要求在總線或帶狀傳輸線超過10cm并且包含VDD和VSS時,布線必須按SDA、VDD、VSS和SCL從上到下的順序進行;對MAS3507D和DAC3550A之間負責數據傳輸的I2S總線應盡量減少布線長度,并且避免周圍信號線的干擾。

MP3應用開發板的調試

我們設計了一個描述MP3主控模塊的IP Core,特別注意到了USB端口的下載功能及歌詞與音頻的同步顯示功能。

調試環境

仿真和綜合過程中,我們使用的EDA工具有:Xilinx公司開發的ISE 6.2,Synplicity公司的Synplify Pro7.3以及Mentor Graphics公司的Modelsim SE5.7e。

調試流程

關鍵的測試流程如下:

(1)在ISE6.2下將修改后的IP Core編譯通過,編寫測試文件。用Modelsim SE5.7e進行功能仿真。該測試文件比較全面地考慮了實際情況,例如對I2C總線的數據線SDA和時鐘線SCL增加了上拉模塊PULLUP,以模擬實際中上拉電阻對I2C總線的上拉作用。該測試文件很好地模擬了主控模塊對各外圍器件的控制,全面反映了開發板的工作情況,并且是在硬件制作完成之前就對主控模塊進行功能和時序上的仿真驗證,除了證明了源代碼功能上的正確性和時序上的精確性,同時還大大縮短了設計周期。

(2)調用Synplify Pro7.3對MP3主控模塊的源代碼進行綜合,生成網表文件及布局布線約束文件等。

(3)利用ISE 6.2將網表中的邏輯符號門組裝到物理元件(CLB和IOB)中,并將元件放置到器件中進行連接,同時提取出時序數據并生成各種報告。

(4)利用在布局布線中獲得的精確參數再次驗證電路的時序,調用Modelsim SE5.7e進行后仿真。

(5)燒寫驗證。編寫UCF(User Constraints File)文件mp3.ucf,設置好全局約束、端口約束等,然后使用ISE集成的配置工具iMPACT,生成PROM格式的配置文件,再將其通過JTAG端口下載至自行設計成功的MP3應用開發板。在MP3音頻文件被下載至FLASH存儲器后,就可以對該IP Core進行調試。經調試,我們所預期的功能如播放、快進、后退、靜音等,均得到的實現,表明調試成功。

結語

本文介紹了基于 的MP3應用開發板的設計流程,驗證了利用現有IP Core設計的可行性和高效性。在設計過程中,硬件(實驗評估板)的設計和基于IP Core的算法設計可同步進行,避免了兩者因異步帶來的設計周期的延長。實踐證明本文的設計思路和實現方法是一種靈活、快速、可靠地開發數字系統平臺的設計方案。

參考文獻:

1. 王誠,薛小剛,鐘信潮 FPGA/CPLD設計工具─Xilinx ISE5.x使用詳解,人民郵電出版社,2003.
2. 金西 VHDL與復雜數字系統設計,西安電子科技大學出版社, 2003.



評論


相關推薦

技術專區

關閉