基于FPGA應用于倍頻電路的預置可逆分頻器設計
摘要:首先分析了應用于倍頻電路的預置可逆分頻器的工作原理,推導了觸發器的驅動函數。
本文引用地址:http://www.j9360.com/article/190026.htm并建立了基于simulink 和FPGA 的分頻器模型,實驗結果表明分頻器可以實現預置模和可逆分頻功能,滿足倍頻電路需要。
1. 前言
鎖相環是倍頻電路的主要實現方式,直接決定倍頻的成敗。傳統的鎖相環各個部件都是由模擬電路實現的,隨著數字技術的發展,全數字鎖相環逐步發展起來,全數字鎖相環的環路部件全部數字化,通常由數字鑒相器、數字環路濾波器、壓控振蕩器以及分頻器組成,全數字鎖相環中的分頻器要求模可預置且可根據實際需要進行可逆分頻[2]。由于現有的電路均不能滿足上述要求,本文首先采用simuink 和FPGA 開發了應用于倍頻電路的變模可逆分頻器。
2. 變模可逆分頻器的工作原理
變模分頻器的基本原理是設置一個符合函數,在分頻過程中,觸發器的輸出與預置模比較,當觸發器的輸出與預置模一致時,則給出符合信號,強迫計數器進入所希望的狀態,即初始狀態,隨后計數器則按照卡諾圖確定的程序繼續工作,直到最后一個狀態,即由地址碼確定的第N-1 個狀態,再強迫分頻器回到初始狀態[3]。所以每個觸發器應當受到兩個控制函數的控制,即:
f—正常的由卡諾圖得到的控制函數;
F—強迫分頻器進入的希望狀態;
T—符合函數;
當符合函數T = 1時,F 不起作用,P = f ,分頻器按正常程序分頻;當T = 0,F 起作用,P = F ,強迫分頻器跳變到所希望的狀態。
表1 狀態轉換表
(注:表1 為狀態轉換圖,其中左半部分為遞增分頻器狀態轉換表,右半部分為遞減狀態轉換表。表2 為計數值與各觸發器當前值的關系。)
分頻器相關文章:分頻器原理
評論