a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的幀同步提取方法的研究

基于FPGA的幀同步提取方法的研究

作者: 時間:2012-11-06 來源:網絡 收藏

在可靠的通信系統中,要保證接收端能正確解調出信息,必須要有一個同步系統,以實現發送端和接收端的同步,因此同步提取在通信系統中是至關重要的。一個簡單的接收系統框圖如圖1所示。

本文引用地址:http://www.j9360.com/article/189783.htm

本文介紹一種基于現場可編程門陣列()的同步方案。是與傳統PLD不同的一類可編程ASIC,它是將門陣列的通用結構與PLD的現場可編程特性結合于一體的新型器件,最早由美國Xilinx公司于1985年推出。具有集成度高、通用性好、設計靈活、開發周期短、編程方便、產品上市快捷等特點,它的門數可達100萬門以上。近年來,FPGA在系統的硬件設計方面得到了廣泛的應用。

1 同步序列碼

本文介紹的提取是在每一幀的前面加擴頻碼,該擴頻碼必須具有良好的自相關性和互相關特性。表1是m序列碼和Gold系列碼的性能比較,從表中可以看出,m序列碼的自相關性和互相關特性要比Gold系列碼好得多,m序列碼作為同步頭具有較強的抗干擾能力和較低的截獲概率,而且長的m序列更容易在一定的強噪聲中被提取,這樣就能夠充分保證數據的正常通信。因此相對于Gold系列碼來說,m序列碼更適合于作為同步頭。本文的同步序列碼指的是M序列碼,M序列碼是由m序列碼得到的,即在相應的m序列碼后補零,用以實現PN碼的相等匹配,因為對應m序列碼來說,1的個數總是比0的個數多一個。 利用相關法,在同步頭沒有來臨之時,其相關峰比較低;如果數據中的同步頭和本地同步頭完全對齊,那么就能夠出現大的相關峰值,但這個峰值可能不會達到理論值,這是因為在數據傳輸中,數據流包括同步頭都要受到噪聲的干擾。因此,同步提取還要看同步是在一個什么樣的噪聲環境中才能良好工作。本文介紹的是長度為128的M序列碼作為同步頭的同步提取方法。之所以取長度為128的PN碼作為同步信息,一方面是考慮到同步提取的復雜性要求同步信息不能太長,另一方面是要滿足相關峰值盡可能的大,長度為128的PN碼可以提供21dB的處理增益,這使得在一定的噪聲背景下仍然可以提取到相關峰值。 圖2是在信噪比為0dB下的相關情況。可以看出在0dB下長度為128的M序列碼作為同步頭的相關特性是良好的。圖3是在信噪比為-7dB的情況下做的仿真。可以發現,由噪聲所產生的相關峰增高,有超過最高相關峰的趨勢。經過實驗,信噪比繼續降低時,真正的相關峰就會被噪聲所產生的相關峰淹沒,這樣就不能提取出相關峰。因此,同步提取要考慮噪聲的影響。


上一頁 1 2 3 下一頁

評論


相關推薦

技術專區

關閉