a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的等精度頻率計的設計與實現

基于FPGA的等精度頻率計的設計與實現

作者: 時間:2012-11-26 來源:網絡 收藏

仿真波形如圖2所示。

仿真時序波形

3 結 語

本文利用ALTERA公司的芯片EPF10K10,使用VHDL編程語言設計,給出核心程序,經過ISPEXPER仿真后,驗證設計是成功的,達到預期結果。

和傳統的頻率計相比,的頻率計簡化了電路板的設計,提高了系統設計的實現性和可靠性,測頻范圍達到100 MHz,實現了數字系統硬件的軟件化,這是數字邏輯設計的新趨勢。

參考文獻

[1]李景華,杜玉遠.可編程邏輯器件與EDA技術[M].沈陽:東北大學出版社,2002.

[2]趙雅興.原理、設計與應用[M].天津:天津大學出版社,1999.

[3]夏宇聞.復雜數字電路與系統的VERILOGHDL設計技術[M].北京:北京航空航天大學出版社,1998.


上一頁 1 2 3 下一頁

關鍵詞: FPGA 等精度頻率計

評論


相關推薦

技術專區

關閉