a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 電源與新能源 > 設計應用 > 一種高速低功耗LVDS接收器電路的設計

一種高速低功耗LVDS接收器電路的設計

作者: 時間:2012-08-15 來源:網絡 收藏

的仿真結果如圖8所示,圖中給出了輸入共模電平分別為0 V、1.2 V、2.4 V;差分脈沖電壓差80 mV;脈沖信號頻率1GHz。可見,在輸入共模范圍0~2.4 V內均可穩定工作在2 Gbit·s-1。的具體技術指標概要如表1所示。

本文引用地址:http://www.j9360.com/article/176455.htm

f.JPG



4 結束語
提出了一種符合IEEE Std 1596.3-1996標準的新型低接收器電路。通過采用Rail-rail前置放大器實現了接收器電路的共模電平0~2.4 V的要求,通過自偏置折疊放大器、偽差分對等技術有效降低了電路,在2.5 V電源電壓,數據傳輸速率為2Gbit·s-1下平均僅為3 mW。該接收器電路可廣泛應用于低功耗的芯片間數據傳輸系統。

DIY機械鍵盤相關社區:機械鍵盤DIY



上一頁 1 2 3 下一頁

評論


相關推薦

技術專區

關閉