a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

關 閉

新聞中心

EEPW首頁 > 工控自動化 > 設計應用 > 基于Stratix III的DDR3 SDRAM控制器設計

基于Stratix III的DDR3 SDRAM控制器設計

作者: 時間:2009-12-09 來源:網絡 收藏

 1 引言

本文引用地址:http://www.j9360.com/article/163431.htm

   是由JEDEC(電子設備工程聯合委員會)制定的全新下一代內存技術標準,具有 速度更快、功耗更低、效能更高以及信號質量更好等優點,對于解決高速系統(例如某些高速圖 像處理系統)中由于存儲器的處理速度和帶寬所產生的瓶頸,改善和提高系統性能提供了更 好的解決方案。

  本文在分析 的特點和基本控制方式的基礎上,給出了采用Altera公司最新的 ALTMEMPHY高速存儲器接口方案 ,并在Altera公司的系列 FPGA上完成了驗證和實現。目前,使用該的DDR3 SDRAM已經在某真三維立體顯示器項目 中作為高速圖像緩存得到了實際應用。

  2 DDR3 SDRAM的特點

  與上一代器件相比,DDR3內存技術仍然采用了在時鐘的上升沿和下降沿同時進行數據傳輸 的基本方式,工作原理與控制方式基本相同,但又有著一些不同的新特點:擁有兩倍于DDR2的 8bit預取(prefetch)能力;突發長度(Burst Length,BL)固定為8,且增加了突發突變(Burst Chop)模式;新增了重置(Reset)功能,可以使DDR3達到功耗最小的狀態等[1]。

  與其它SDRAM一樣,DDR3 SDRAM的操作指令主要通過RAS(行地址選擇)、CAS(列地址選擇)、 WE(寫使能信號)、CS(片選信號)以及CKE(時鐘使能信號)的高低電平組合來實現。但 其自身特點,DDR3指令集內不但對原有的指令做了很多改動,同時也增加了一些新的指令,時 序方面也有一定的差別。

  在讀寫操作方面,與DDR2一樣,讀操作時由內存給出一個與數據同步的DQS信號,它的邊沿 與讀數據一致;寫操作時,同樣給出一個與數據同步的數據濾波信號DQS,它的邊沿處于寫數據當中.DDR3具有on-the-fly突發模式,允許用戶在此模式下選擇4或8的突發長度。圖1 給出了DDR3內存典型的讀/寫操作時序圖[2]。

  3 DDR3 SDRAM控制器的

  DDR3 SDRAM控制器的設計方法采用了Altera推薦的ALTMEMPHY+用戶自定義控制器的結構。 與傳統SDRAM控制器相比,此結構加入了ALTMEMPHY接口部分。ALTMEMPHY宏功能是Altera開發的 能夠動態自校準的數據通路,允許用戶在 等器件中快速建立物理層接口(physical layer interface),連接FPGA內部控制邏輯和外部存儲器。使用ALTMEMPHY的的突出優點是可 以通過訓練模式和校準功能來消除FPGA和存儲器在制造工藝中的偏差。在工作過程中,它利用 跟蹤機制來跟蹤并補償FPGA內部的電壓或者溫度變化,而且不會中斷數據傳輸。DDR3 SDRAM控 制器的邏輯框圖如圖2所示,主要包括ALTMEMPHY和用戶自定義控制器兩部分。

  為了簡化內部邏輯設計,提高系統性能,控制器設計采用半速率方案。所謂半速率方案, 就是將雙倍數據速率(DDR)轉換為時鐘頻率減半,并且只在時鐘上升沿進行數據采集的半數據 速率(HDR)。采用半速率方案后,內部邏輯頻率為外部存儲器接口頻率的一半,但是內部數據 總線的寬度是外部數據總線寬度的4倍。在內部頻率受限,外部引腳數給定時,半速率方案比全 速率方案支持的帶寬加倍。


上一頁 1 2 下一頁

評論


相關推薦

技術專區

關閉