a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > PCI9656實現與CPCI總線通信的雷達信號處理板

PCI9656實現與CPCI總線通信的雷達信號處理板

作者: 時間:2011-09-11 來源:網絡 收藏

本文在詳細闡述處理板的整體結構和DSP與的接口電路設計原理的基礎上,提出一種ADSP—TS201基于橋芯片板的設計方案,RocketIO到DSP數據的高速傳輸,它克服了傳統板通用性差的缺點。

本文引用地址:http://www.j9360.com/article/150233.htm

  引 言

  隨著科學技術的發展,傳統的系統由于專用性強,兼容性差,影響了系統的通用性和其擴展能力,不能滿足現代雷達實時高速的信號處理需求。該設計針對傳統雷達信號處理系統通用性和擴展能力差提出一種ADSP—TS201基于橋芯片的高速、通用性強的信號處理系統,并介紹一種DSP與PCI9656的接口電路設計。

  1 器件介紹

  1.1 ADSP—TS201

  ADSP—TS201是ADI公司TigerSHARC系列中集成了定點和浮點計算功能的高速DSP。ADSP—TS201內部4條相互獨立的128位寬度的內部數據,每條連接6個2 Mb內部存儲區塊中的一個,提供各自數據、指令集I/O訪問和28 GB/s的內部存儲器寬帶;處理器內核最高可工作在600 MHz,單周期能執行4條指令,每秒能進行3.4億次乘累加和2.8億次浮點操作,是面向和視頻領域的高端DSP。ADSP—TS201有14通道的DMA控制器;4個鏈路口可用于與其他DSP進行無縫聯接,實現高速度高數據吞吐率。鏈路口可以4位并行方式傳輸,也可以編碼為1位傳輸方式。通常以4位并行方式傳輸,當處理器核工作在500 MHz時,鏈路口也可工作在500 MHz,每個鏈路口的雙向數據吞吐率可達1 000 MB/s,4個鏈路口合起來數據吞吐率可達4 GB/s;集成SDRAM控制器最大支持256 M×32 b的內存容量,方便與外部SDRAM連接。ADSP—TS201適合對大數據量數據處理實時性要求高的應用領域。TigerSHARC系列的DSP接口豐富,外部設備接口包括SDRAM控制器、EPRoM接口、主機接口、多處理器接口;其引導程序的加載方法也非常靈活,可根據實際系統設計的需要靈活選用。

  1.2 PCI9656

  PCI9656是PLX公司推出的與PCI9054相兼容的、能提供混合高性能PCI總線的接口控制芯片,采用了業界領先的數據流水線架構技術,符合PCI V2.2規范。PCI9656的工作狀態包括以下兩個方面:工作方式和局部總線操作模式。PCI9656的工作方式包括直接主模式、直接從模式和DMA模式,它的局部總線操作模式有M模式、C模式和J模式。它具有64位數據線66 MHz時鐘的PCI總線接口和32位數據總線66 MHz時鐘的Loeal端接口;配有的DMA引擎可實現數據的高速傳輸;具有PCI優先判決器,支持7個外部主控制器;可以通過消息管理I/O,提供兩種方式選擇,一是通過郵箱寄存器和門鈴寄存器;二是通過所提供的I2O接口。它有64 b/66 MHz PCI性能,符合PCIV2.2規范,采用數據。設計者可以將芯片32 b,66 MHz局部總線與各類高速設備,如DSP、存儲器、自定義ASIC和FPGA連接,通過PCI9656數據流水架構使其局部端連接設備具有64 b/66 MHz的PCII/O性能。

  2 系統工作原理

  信號處理板上DSP的工作與主機相對獨立,主機通過總線給信號處理板傳送加載程序和一些控制信息,并監控信號處理板。采集數據通過4路全雙工Rocket_IO口發送給信號處理板。系統的整體結構如圖1所示。

  

PCI9656實現與CPCI總線通信的雷達信號處理板結構

  2.1 DSP的電路設計

  信號處理板中DSP對來自板外的采樣數據進行數據整理、相參積累和脈沖壓縮。4片DSP之間采用鏈路口方式實現點對點的通信。DSP采用主機與EPROM方式引導和加載程序,先通過FLASH將加載程序導入DSPl,然后用主機引導方式將傳入DSP1內的加載程序依次傳輸給其他3片DSP。由于DSP有專用的SDRAM尋址空間和外圍接口,DSP與SDRAM之間能實現無縫連接。該設計中每片DSP外掛1片256 Mb的SDRAM,保證了DSP足夠的存儲空間。


上一頁 1 2 3 下一頁

評論


相關推薦

技術專區

關閉