a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > 基于OuartusⅡ和GW48EDA開發工具的電子搶答器方案設計

基于OuartusⅡ和GW48EDA開發工具的電子搶答器方案設計

作者: 時間:2012-09-16 來源:網絡 收藏

  0 引言

本文引用地址:http://www.j9360.com/article/148384.htm

  數字搶答器控制系統在現今許多工廠、學校和電視臺等單位所舉辦的各種知識競賽中起著不可替代的作用。EDA技術設計的搶答

  器,以其價格便宜、安全可靠、使用方便而受到了人們的普遍歡迎。本文以現場可編程邏輯器件(FPGA)為設計載體,以硬件描述語言VHDL為主要表達方式,以Ⅱ開發軟件和開發系統為設計工具設計的搶答器,具有搶答鑒別與鎖存功能以及60秒答題限時功能、對搶答犯規的小組進行警告和對各搶答小組進行相應的成績加減操作等功能。

  1 搶答器的功能

  該電子搶答器實現的功能主要包括四項操作:

  (1)第一搶答信號的鑒別和鎖存

  該電子搶答器共設4個組別,每組控制一個搶答開關,分別為a,b,c,d。在主持人發出搶答指令后,若有參賽者按搶答器按鈕,則該組指示燈亮,同時顯示器顯示出搶答者的組別。同時,電路處于自鎖狀態,以使其他組的搶答器按鈕不起作用。

  (2)計時功能

  在初始狀態時。主持人可以設置答題時間的初時值。在主持人對搶答組別進行確認,并給出倒計時計數開始信號以后,搶答者便可開始回答問題。此時,顯示器從初始值開始倒計時,計至0時停止計數,同時揚聲器發出超時報警信號。若參賽者在規定的時間內回答完問題,主持人即可給出計時停止信號,以免揚聲器鳴叫。

  (3)計分功能

  在初始狀態時,主持人可以給每組設置初始分值。每組搶答完后,由主持人打分,答對一次加1分,答錯一次減1分。

  (4)犯規設置

  對提前搶答者和超時搶答者給予蜂鳴警示,并顯示犯規組別。

  2 電子搶答器的結構原理

  2.1 電子搶答器的整體結構

  電子搶答器的整體結構如圖1所示。它包括鑒別與鎖存模塊、定時與犯規設置模塊以及計分模塊。

  


  2.2 鑒別與鎖存模塊設計

  鑒別與鎖存模塊的主要功能是用于判斷a、b、c、d四個組別搶答的先后,記錄最先搶答的組別號碼,并且不再接受其它輸入信號,而對最先搶答的組別鎖存,同時顯示最先搶答的組別。

  根據以上功能要求,該模塊的源程序必須包含四個搶答輸入信號?,F將其信號分別設為a、b、c、d;搶答時必須要有一個允許開始搶答信號,將其信號設為 sta,該信號輸入后,其輸出指示燈亮,以便選手知道允許搶答信號已發出,故可設置一個sta的輸出指示燈信號為star-t;為了鑒別最先搶答者,可分別設置a、b、c、d組的輸出指示燈為led_a、led_b、led_c、led_d,同時設置顯示最先搶答組別號碼的輸出信號為 states[3..0];為了使系統進入重新搶答狀態,還需要設置一個系統復位信號,可將其設為rst。其鑒別與鎖存模塊的仿真波形如圖2所示。

  通過圖2可以看出,當rst=1時,系統處于初始狀態,此時所有輸入均無效;當rst=O且sta=O時,搶答無效;而當rst=O且sta=1 時,start指示燈亮,d組為最先有效搶答組別,led_d指示燈亮,并顯示搶答成功組別d組為“0100”。通過圖2的仿真圖及分析說明,可見其鑒別與鎖存模塊的功能設計正確。

  

仿真圖


上一頁 1 2 3 下一頁

評論


相關推薦

技術專區

關閉