a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 嵌入式系統 > 新品快遞 > Altera在28-nm FPGA上測試復數高性能浮點數字信號處理設計

Altera在28-nm FPGA上測試復數高性能浮點數字信號處理設計

—— Altera的DSP Builder Advanced Blockset?設計流程通過了BDTI的驗證,這是業界最可信的獨立DSP技術分析來源
作者: 時間:2012-10-30 來源:電子產品世界 收藏

  公司 (NASDAQ: ALTR)日前宣布,在業界率先在28 nm 器件上成功測試了復數高性能浮點數字信號處理()設計。獨立技術分析公司Berkeley設計技術有限公司(BDTI)驗證了能夠在 Stratix® V和Arria® V 28 nm 開發套件上簡單方便的高效實現浮點設計流程,同時驗證了要求較高的浮點應用的性能。

本文引用地址:http://www.j9360.com/article/138272.htm

  Altera的浮點DSP設計流程經過規劃,能夠快速適應可參數賦值接口的設計更改,其工作環境包括來自MathWorks的MATLAB和Simulink,以及Altera的DSP Builder高級模塊庫,支持設計人員比傳統HDL設計更迅速的實現并驗證復數浮點算法。這一設計流程非常適合設計人員在應用中采用高性能DSP,這些應用包括,雷達、無線基站、工業自動化、儀表和醫療圖像等。

  Altera產品市場總監Alex Grbic評論說:“Altera的浮點解決方案支持設計人員充分利用FPGA為DSP數據通路提供的強大的高性能浮點資源。通過BDTI對我們解決方案的測試,Altera打破了FPGA僅限于高性能定點處理這一傳統。”

  對于這一研究,BDTI基準測試矩陣方程求解器采用了Cholesky和QR分解方法。矩陣求逆是雷達系統、多輸入多輸出(MIMO)無線系統以及醫療成像和很多其他DSP應用所使用的代表性處理功能。

  在對Altera浮點設計流程評估中,BDTI宣布:“在一個平臺上采用統一的工具,Altera浮點設計流程簡化了在FPGA中實現復數浮點DSP算法的過程。”報告進行了補充:“通過功能集成,在算法級和FPGA級實現了快速開發和設計空間管理,最終減少了在設計上的投入。”

  供貨信息

  現在可以下載Altera的DSP Builder。此外,也已經開始提供Altera的Stratix V版DSP開發套件以及Arria V FPGA開發套件。



關鍵詞: Altera FPGA DSP

評論


相關推薦

技術專區

關閉