a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 嵌入式系統 > 新品快遞 > 賽靈思發布Vivado設計套件2012.3將生產力提升數倍

賽靈思發布Vivado設計套件2012.3將生產力提升數倍

—— 加速All Programmable 7系列FPGA的設計實現
作者: 時間:2012-10-25 來源:電子產品世界 收藏

  All Programmable技術和器件的全球領先企業公司(Xilinx, Inc. (NASDAQ:XLNX) )日前宣布推出 設計套件2012.3版本,首次為在多核處理器工作站上運行該工具的客戶提供全新的增強功能,大幅提升生產力,同時,還為加速設計實現提供了全新的參考設計。

本文引用地址:http://www.j9360.com/article/138104.htm

  公司設計方法高級市場營銷經理Tom Feist指出:“新一代設計環境的每一個新版本的推出,都致力于堅持不懈地從各個方面大幅提升客戶生產力。別忘了,隨著賽靈思推出大批擁有200多萬個邏輯單元的All Programmable 3D IC,縮短運行時間成為必然,而這只是領先一代的設計套件在幫助設計人員加速產品上市的眾多方面之一的”

  自4月首發以來,設計套件不僅將復雜設計的速度提高4倍,加速了基于C和RTL的實現時間,同時性能也比ISE設計套件提高了1個速度等級,比同類競爭器件則提高多達3個速度等級。由于采用了全新多線程布局布線技術,賽靈思新一代設計環境最新版本的推出具有里程碑性的意義,進一步提高了多核工作站的生產力,能將基于雙核處理器的運行時間加速1.3倍,基于四核處理器的運行時間加速1.6倍。

  All Programmable 7系列目標參考設計

  Vivado設計套件2012.3版本的推出,擴展了賽靈思支持和Virtex-7  All Programmable的目標參考設計(TRD)組合,進一步提高了設計人員的生產力。TRD提供了預驗證的性能優化型基礎架構設計,設計人員可在此基礎上進行修改和擴展以滿足他們的定制需求。

  • 基礎目標參考設計通過全面集成的PCIe設計展示了 FPGA的功能,該設計采用性能優化的DMA引擎和DDR3存儲控制器,能提供10 Gb/s的端到端性能。
  • Kintex-7 FPGA連接功能目標參考設計每個方向的性能高達20 Gb/s,采用帶有Gen2 x8 PCIe端點的雙網絡接口卡(NIC)、多通道數據包DMA、用于緩沖的DDR3存儲器以及符合10G以太網MAC協議和10GBASE-R標準要求的物理層接口。
  • Kintex-7 FPGA嵌入式目標參考設計提供了完整的處理器子系統,并配套提供GbE、DDR3存儲控制器、顯示控制器及其它標準處理器外設。
  • Kintex-7 FPGA DSP 目標參考設計包含高速模擬接口,提供數字上/下變頻超頻功能,可運行在491.52 MHz的頻率上。

  供貨情況

  質保期內的ISE 設計套件邏輯版本和嵌入式版本用戶可免費獲得Vivado設計套件設計版本;而ISE設計套件 DSP版本和系統版本用戶則可免費獲得帶有Vivado高層次綜合(Vivado HLS)功能的Vivado設計套件系統版本。

藍牙技術相關文章:藍牙技術原理


評論


相關推薦

技術專區

關閉