a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > EDA/PCB > 業界動態 > 通向14/15nm節點的技術挑戰

通向14/15nm節點的技術挑戰

—— 通向14nm、5nm節點技術的挑戰
作者: 時間:2011-03-07 來源:SEMI 收藏

  當半導體業準備進入14/15nm節點時,將面臨眾多的技術挑戰

本文引用地址:http://www.j9360.com/article/117475.htm

  對于邏輯電路,STMicro的Thomas Skotnicki認為傳統的CMOS制造工藝方法己不再適用。因為當器件的尺寸持續縮小時,由于己達極限許多缺陷顯現。按IBM技術經理Mukesh Khare看法,如柵氧化層的厚度Tox再縮小有困難。另外,除非采用其它方法,因為隨著互連銅線的尺寸縮小銅線的電阻增大及通孔的電阻增大也是另一個挑戰。

  對于存儲器也面臨若干挑戰,三星的半導體研發中心總經理Minam Kim認為目前DRAM已達3xnm,及NAND已達2xnm,因而相對而言,NAND面臨更大的挑戰。

  在今年SEMICON West上將舉辦兩小時討論會,其中前一個小時討論先進邏輯工藝中有關材料與工藝的發展,而另一小時討論下一代存儲器。

  在邏輯電路部分,演講者將提出未來邏輯器件的方向:三維器件結構,如FinFET及多柵MugFETs,以及基于超薄襯底SOI(UTB-SOI)的全阻擋層平面晶體管。第三位的演講是異質結構IC,即從硅溝道移向鍺及III-V族材料。

  垂直型晶體管提供更佳的功能及良好的靜電控制,顯然制造工藝面臨挑戰。避免過量的從鰭的底到鰭的頂之間鰭的寬度變化是個難題。另外如何找到接觸的引出點也是困難,最后從技術角度必須把垂直器件的stressors考慮進去。

  基于超薄SOI(絕緣體上半導體)襯底結構的晶體管有優勢,同樣面臨挑戰,將由法國電子與通訊技術(leti)的 CEA 研究中心的TechXPOT專家來主導討論。Leti己有報告在6nm有效硅層上,與頂上有10nm埋層氧化層(BOX)做出高性能的晶體管。問題是在如此薄層的硅片是否能夠提供相容的材料厚度和可接受的硅片成本。

  存儲器制造商同樣面臨它自已的問題。研究人員正提出多種方法來解決今日電荷型存儲器,包括設計及利用各種新的材料。一種叫電阻RAMs(ReRAMs),它是利用脈沖電壓加到金屬氧化層上通過電流的改變而導致材料電阻的差異,來表示1或者0。有些ReRAMs是非揮發性能嵌入邏輯芯片中。也有另一些ReRAMs速度特別快,可能提供今日DRAM之后的一種解決方法。

  研究小組正在開發spin torque transfer RAMs(STT-RAMs),或稱磁阻存儲器MRAMs,它的工作原理是利用微小電流將磁矩反轉而實現1或者0。另外如三星,Numonyx據報道正在開發相移存儲器(PC RAM),并己出樣品。

  最后存儲器公司是信心十足,它們已能把先進的NAND閃存芯片放到存儲器單元的頂端構成3D堆疊封裝。這樣的單元陣列晶體管(CAT)存儲器已能把16-32個存儲器單元連在一起。NAND閃存技術己能到20nm以下。另有研究小組正在開發垂直溝道存取晶體管(VCAT),如同平面晶體管結構一樣的器件。

  對于,有一個演講是討論激光等離子體光源(LPP),以及另一類放電等離子體光源(DPP)。兩個演講將分類各種光源的定義,以及它們的檢測標準。

  在SEMICON West上另一個熱點是光刻技術能否達到15nm的經濟制造?半導體業是有希望未來采用技術。同時,在這里借用英特爾Sam Sivakumar的一句話”業界爭相延伸193nm光刻技術”。



關鍵詞: EUV 節點技術

評論


技術專區

關閉