a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> vhdl-cpld

vhdl-cpld 文章 進入vhdl-cpld技術社區

閥門簡易控制

基于高速串行BCD碼除法的數字頻率計的設計

  • 摘要:介紹了在PPGA芯片上實現數字頻率計的原理。對各種硬件除法進行了比較,提出了高速串行BCD碼除法的硬件算 ...
  • 關鍵字: 頻率測量  周期測量  FPGA  VHDL  狀態機  

基于CPLD與DSP組成的聲卡接口技術

  • 電子產品世界,為電子工程師提供全面的電子產品信息和行業解決方案,是電子工程師的技術中心和交流中心,是電子產品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網絡家園
  • 關鍵字: DSP  聲卡接口  CPLD  

采用CPLD的臭氧電源控制系統的軟硬件設計

  •  臭氧發生器供電電源是臭氧發生器的重要組成部分,供電電源的電壓、頻率和波形是影響臭氧發生器效率的重要因素。發生器的結構、氣源和冷卻系統確定后,電源系統的性能與品質就成為影響發生器效率的關鍵。  1 系統
  • 關鍵字: 軟硬件  設計  控制系統  電源  CPLD  臭氧  采用  

基于VHDL的MTM總線主模塊有限狀態機設計

  • 摘要:為了能夠更簡潔嚴謹地描述MTM總線的主模塊有限狀態機的狀態轉換,同時減少FPGA芯片功耗,提高系統穩定性,文中在分析MTM總線結構和主模塊有限狀態機模型的基礎上,基于VHDL語言采用“單進程”式對該
  • 關鍵字: 有限  狀態  設計  模塊  總線  VHDL  MTM  基于  

CPLD的PLC背板總線協議接口芯片的設計方案

  • 設計了一組基于CPLD的PLC背板總線協議接口芯片,協議芯片可以區分PLC的背板總線的周期性數據和非周期性數據。詳細介紹了通過Verilog HDL語言設計狀態機、協議幀控制器、FIFO控制器的過程,25MHz下背板總線工作穩定的
  • 關鍵字: CPLD  PLC  背板  總線協議    

基于CPLD的可管理SAS硬盤背板設計

  • 摘要:基于CPLD為核心設計了一款可管理的SAS硬盤背板,在方便更換故障硬盤的同時通過對LED燈的控制來指示硬盤的工作狀態,實現對硬盤狀態的監控。測試結果表明該背板可以完成6Ghps SAS信號的傳輸,實現對硬盤狀態指示
  • 關鍵字: CPLD  SAS  硬盤  背板    

基于DSP和CPLD技術的多路ADC系統的設計方案

  • 電子產品世界,為電子工程師提供全面的電子產品信息和行業解決方案,是電子工程師的技術中心和交流中心,是電子產品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網絡家園
  • 關鍵字: 多路ADC系統  DSP  CPLD  

基于CPLD的多DSP及FPGA遠程加載設計

  • 摘要:介紹了一種以CPLD為基礎的對多DSP和FPCA芯片實現程序遠程更新、加載的設計方法。詳細分析了軟硬件架構及具體實施方案,對以DSP+FPCA為架構的信號處理模塊實現遠程更新、加載,有重要的使用價值。
    關鍵詞:遠程
  • 關鍵字: CPLD  FPGA  DSP  遠程加載    

FPGA/CPLD中常見模塊設計精華集錦(一)

  • 一、智能全數字鎖相環的設計  1 引言  數字鎖相環路已在數字通信、無線電電子學及電力系統自動化等領域中得到了極為廣泛的應用。隨著集成電路技術的發展,不僅能夠制成頻率較高的單片集成鎖相環路,而且可以把整
  • 關鍵字: FPGA  CPLD  模塊設計  集錦    

基于DSP和CPLD的低功耗多路數據處理系統設計方案

  • 電子產品世界,為電子工程師提供全面的電子產品信息和行業解決方案,是電子工程師的技術中心和交流中心,是電子產品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網絡家園
  • 關鍵字: DSP  數據處理  CPLD  

解析基于FPGA的智能控制器設計及測試方法

  • 1引言隨著市場需求的增長,超大規模集成電路的集成度和工藝水平不斷提高,在一個芯片上完成系統級的...
  • 關鍵字: FPGA  VHDL  仿真測試  智能控制器  

采用VHDL和發接復用器的SDH系統設計及FPGA仿真

  • 采用VHDL和發接復用器的SDH系統設計及FPGA仿真,針對目前國內SDH系統中還沒有一個專門的E1分接復用芯征,本文介紹一種用高級硬件描述語言VHDL及狀態轉移圖完成該發接復用器的設計的新型設計方法及其FPGA實現。并給出了用Xilinx FoundaTIon tools EDA軟件設計的電路
  • 關鍵字: 設計  FPGA  仿真  系統  SDH  VHDL  復用器  采用  

采用FPGA和VHDL語言的多按鍵狀態識別系統

  • 采用FPGA和VHDL語言的多按鍵狀態識別系統,這里提出一種利用FPGA的I/0端口數多和可編程的特點,采用VHDL語言的多按鍵狀態識別系統,實現識別60個按鍵自由操作,并簡化MCU的控制信號。  2 系統設計方案  FPGA是一種可編程邏輯器件,它具有良好性能、極高的
  • 關鍵字: 狀態  識別  系統  按鍵  語言  FPGA  VHDL  采用  

基于單片機及CPLD的多間隔脈沖產生電路

  • 摘要:單片機具有邏輯控制功能靈活的特點,復雜可編程邏輯器件(CPLD)具有集成度高、可靠性好及工作速度快的優點,基于二者各自的優點,設計了一種脈寬固定為1 mu;s,周期可調的單頭、雙頭、三頭三路脈沖產生電路,該
  • 關鍵字: 產生  電路  脈沖  間隔  單片機  CPLD  基于  
共994條 26/67 |‹ « 24 25 26 27 28 29 30 31 32 33 » ›|
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473