a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> nios ii

nios ii 文章 進入nios ii技術社區

基于NIOS II的頻譜分析儀的設計與研制

  •   頻譜分析儀是微電子測量領域中最基礎、最重要的測量儀器之一,是從事各種電子產品研發、生產、檢驗的重要工具。高分辨率、寬頻帶數字頻譜分析的方法和實現一直是該領域的研究熱點[1]。現代頻譜分析儀是基于現代數字信號處理理論的頻譜分析儀,信號經過前置預處理、抗混疊濾波、A/D變換、數字頻譜分析等環節而得到信號中的頻率分量, 達到與傳統頻譜分析儀同樣的結果。   本設計完全利用FPGA實現FFT,在FPGA上實現整個系統構建。其中CPU選用Altera公司的Nios II軟核處理器進行開發, 硬件平臺關鍵模塊使
  • 關鍵字: NIOS II  頻譜分析儀  FPGA  

μC/OS-II操作系統在各種處理器上的移植

  •   μC/OS-II操作系統是一種搶占式多任務、單內存空間、微小內核的嵌入式操作系統,具有高效緊湊的特點。它執行效率高,占用空間小,可移植性強,實時性能良好且可擴展性強。采用μC/OS-II實時操作系統,可以有效地對任務進行調度;對各任務賦予不同的優先級可以保證任務及時響應;采用實時操作系統,降低了程序的復雜度,方便程序的開發和維護。 μC/OS-11非常適合應用在一些小型的嵌入式產品應用場合,在家用電器、機器人、工業控制、航空航天、軍事科技等領域有著廣泛的應用。   單片機、ARM、
  • 關鍵字: μC/OS-II  ARM  FPGA  

精簡uC/OS-II-嵌入式微系統連載之十

  •   uC/OS-II是最早進入國內的一款開源RTOS,因為代碼開源,又有配套的書籍,加上不大的代碼量,在嵌入式群體中最為流行。在寫“實用單片機系統”第一版之后,就接觸了uC/OS-II,雖然大致的明白其工作原理,但一直似懂非懂,尤其有太多的宏定義,嚴重的干擾了源碼的閱讀,加上RTOS帶來太多的概念,而這些概念都沒有實際用過,不知道如何應用,并且聽說有很多陷阱,所以心里有些空,把握不住風險,一直都回避RTOS。高頻機開發的后期,菜單界面編程的復雜性嚴重的干擾了業務邏輯,逼迫我設計ms
  • 關鍵字: 嵌入式微系統  uC/OS-II  RTOS  

嵌入式微系統msOS的誕生-嵌入式微系統連載之四

  •   為了解決多人協作,多種需求產品的開發,并且還要長期維護,必須要把這些產品的共性提取出來。   1、 不需要低功耗設計。   2、 傳感器類和驅動器類屬于單一功能的設備,傳統前后臺架構的MS3即可。   3、 電源類及控制類設備都屬于功能復雜的,實時性要求高,帶有屏幕顯示,外擴多路傳感器或者驅動器的設備,這兩類可以統一為一類,是設計的重點,需要建立全新的平臺。   那么這個新平臺應該做成什么樣子,腦子里還是沒有概念的,只是知道在高頻機設計中,傳統的狀態機或者函數指針方式的菜單界面編程方式是要改進
  • 關鍵字: 嵌入式微系統  msOS  uC/OS-II  

基于Nios Ⅱ嵌入式軟核多處理器系統研究

  •   0 引言   基于SoPC 技術開發的嵌入式Nios Ⅱ軟核多處理器系統具有可自主設計,重構性好,軟硬件裁剪容易,系統擴充升級方便,能兼顧性能、體積、功耗、成本、可靠性等方面的要求。研發嵌入式Nios Ⅱ軟核多處理器系統,是提高嵌入式系統性價比和實用性一種有效途徑。   1 片上Nios Ⅱ嵌入式軟核多處理器系統   嵌入式系統的核心是RISC 處理器,具有代表性的RISC軟核處理器是Nios Ⅱ處理器。軟核處理器是指用編程的方法生成的處理器。是一種將硬件邏輯、智能算法、硬件描述語言和編程有機的
  • 關鍵字: FPGA   Nios Ⅱ  SoPC  

Altera發布Quartus II軟件Arria 10版v14.0

  •   Altera公司今天發布Quartus® II軟件Arria® 10版v14.0——業界最先進的20 nm FPGA和SoC設計環境。Altera成熟可靠的Quartus II軟件編譯時間是業界最短的,支持性能最高的20 nm FPGA和SoC設計。客戶可以使用這一最新版軟件所包含的全系列20 nm優化IP內核,進一步加速其Arria 10 FPGA和SoC設計。   Altera的20 nm設計工具提供業界最先進的算法,其結果質量最好。與最相近競爭20 nm
  • 關鍵字: Altera  Quartus II  FPGA  

解析UC/OS-II時鐘中斷技術

  •   時鐘節拍是特定的周期性中斷。這個中斷可以看作是系統心臟的脈動。中斷之間的時間間隔取決于不同的應用,一般在10mS到200mS之間。時鐘的節拍式中斷使得內核可以將任務延時若干個整數時鐘節拍,以及當任務等待事件發生時,提供等待超時的依據。時鐘節拍率越快,系統的額外開銷就越大。   1、系統中斷與時鐘節拍   1.1、 系統中斷   中斷是一種硬件機制,用于通知CPU有個異步事件發生了。中斷一旦被系統識別,CPU則保存部分(或全部)現場(context),即部分(或全部)寄存器的值,跳轉到專門的子程序
  • 關鍵字: UC/OS-II  時鐘  中斷機制  

一拆嚇一跳:坑爹的索尼Smart Watch

  •   以往只停留在概念階段的智能手表,如今在一些廠商的力推下日益流行起來,如摩托羅拉的MotoACTV,它外觀拉風,功能強大,成為時尚達人的理想之選。我們之前介紹的索尼Smart Watch是另一個焦點,但日前一位國外用戶在將其拆解后大呼“坑爹”。   索尼Smart Watch通過藍牙3.0與Android手機連接,支持來電顯示,還能控制手機攝像頭,其他一些功能如上社交網站、查看郵件和文檔、查詢天氣預報也能實現。起初,該用戶認為它能夠成為摩托羅拉MotoACTV強有力的競爭對手,
  • 關鍵字: 索尼  Smart Watch  uC/OS-II  

一種基于Nios軟核的嵌入式Internet系統設計

  •   摘要:介紹如何在Altera開發平臺上,使用Nios軟核CPU來構建嵌入式Internet系統;并結合以太網遠程數據采集系統的實例,介紹此類系統硬件,軟件的設計方法。   關鍵詞:嵌入式Internet Nios μCOS   引言   自上個世紀末開始的網絡化浪潮,在很多領域都引發了技術進步和革新,嵌入式Internet便是嵌入式技術與網絡技術結合的產物。簡單來說,嵌入式 Internet是指在一個嵌入式設備上配備網絡接口,通過網絡可以與遠程設備進行信息的交互。從管理的角度上來講,嵌入式
  • 關鍵字: 嵌入式Internet   Nios   μCOS  

基于Nios II的視頻運動目標檢測跟蹤系統設計

  •   摘要:文章是以Nios II處理器為中心的視頻運動目標檢測跟蹤系統,通過CMOS圖像傳感器采集視頻圖像信息,采用幀間差分法檢測運動目標,形心跟蹤算法對目標進行跟蹤,最后在VGA顯示器上顯示視頻中運動物體。實驗結果表明,該系統可達到運動目標檢測跟蹤的理想結果。   0 引言   運動目標檢測跟蹤就是將運動的目標從視頻圖像序列中檢測出來,對其進行跟蹤。在計算機視覺領域和智能視頻監控系統中,目標檢測與跟蹤系統是一個最要的研究內容,該系統在很多領域中經得到廣泛的應用,例如在家庭住宅小區、智能交通、銀行、超
  • 關鍵字: FPGA  Nios II  圖像傳感器  

基于ARM和μC/OS—II的LonWorks網絡智能網關

  •   摘要:為了解決LonWorks設備現場智能控制及遠程監控的需要,提出了通過嵌入式網關實現LON網和以太網協議的轉換方案。本網關采用電力線收發器PL3150和帶有以太網控制器的微處理器LPC1778分別實現LonWorks網絡和以太網的接口功能。同時還利用LPC1778內置以太網控制器搭建Web服務器,實現了一個遠程監控平臺,達到了遠程智能交互與監控的目的。本文給出了該智能網關硬件平臺和軟件平臺的方案和實現方法。   LonWorks技術是美國Echelon公司于90年代初推出的一種現代總線技術,它具
  • 關鍵字: ARM  μC/OS—II  LonWorks  

Altera交付14.0版Quartus II軟件,其編譯時間業界最快

  •   Altera公司(Nasdaq: ALTR)今天發布Quartus® II軟件14.0版——FPGA業界性能和效能首屈一指的軟件。Altera的這一最新版軟件編譯時間比競爭設計工具套裝平均快出2倍,保持了FPGA和SoC設計的軟件領先優勢。   Quartus II軟件14.0版支持用戶更高效的迅速實現FPGA和SoC設計。最新版包括新的快速重新編譯特性,對設計進行小改動后,編譯時間縮短了4倍;以及同類最佳的PCI Express (PCIe) IP解決方案,性能達到
  • 關鍵字: Altera  Quartus II  FPGA  SoC  

基于Nios II的AT24C02接口電路設計與實現

  •   0 引 言   在實際的應用中,為了保護現場,經常需要將系統斷電之前的工作狀態與重要運行數據保存在非易失存貯器中,以便在下次開機時,能恢復到原來的工作狀態。針對這種保存的數據量不大和存儲速度要求不高的特點,可采用“NiosⅡ+AT24C02"設計方案進行設計。本文在討論了I2C通信協議的基礎上,利用FPGA技術,設計了NiosⅡ與AT24C02”之間進行通信的接口電路。本接口電路能產生基于I2C通信協議的讀寫操作時序,成功實現了對AT24C02的讀寫功能。由于所有的
  • 關鍵字: Nios II  AT24C02  I2C  

基于μC/OS—II的嵌入式串口通信模塊設計

  •   在嵌入式應用中,使用RTOS的主要原因是為了提高系統的可靠性,其次是提高開發效率、縮短開發周期。μC/OS-II是一個占先式實時多任務內核,使用對象是嵌入式系統,對源代碼適當裁減,很容易移植到8~32位不同框架的微處理器上。但μC/OS-II僅是一個實時內核,它不像其他實時操作系統(如嵌入式Linux) 那樣提供給用戶一些API函數接口。在μC/OS-II實時內核下,對外設的訪問接口沒有統一完善,有很多工作需要用戶自己去完成。串口通信是單片機測控系統的重要組成部分,異步串行口是一個比
  • 關鍵字: μC/OS—II  嵌入式  串口  

一種基于μC/OS-II的顯示控制系統設計

  •   引 言   隨著性能的提高和價格的降低,越來越多的嵌入式應用采用了ARM處理器。在強大功能及豐富外設的支持下,嵌入式實時操作系統憑借較高的開發效率、可維護性和可靠性成為開發設計的理想選擇。   μC/OS-II是一個完整的、可移植、可裁減的占先式實時多任務內核。它是用ANSI C語言編寫的,包含一小部分匯編語言代碼,可以供不同架構的微處理器使用。μC/OS由美國人Jean J.Labrosse于1992年完成,1998年發展到μC/OS-II,目前的版本為μC/OS-II
  • 關鍵字: ARM  μC/OS-II  LCD  
共515條 6/35 |‹ « 4 5 6 7 8 9 10 11 12 13 » ›|

nios ii介紹

  前不久,Altera 正式推出了Nios II系列32位RSIC嵌入式處理器。Nios II系列軟核處理器是Altera的第二代FPGA嵌入式處理器,其性能超過200DMIPS,在Altera FPGA中實現僅需35美分。Altera的Stratix 、Stratix GX、 Stratix II和 Cyclone系列FPGA全面支持Nios II處理器,以后推出的FPGA器件也將支持Nios [ 查看詳細 ]

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473