這一節主要講解一下轉置型FIR濾波器實現。
FIR濾波器的單位沖激響應h(n)可以表示為如下式:
對應轉置型結構的FIR濾波器,如圖1所示,抽頭系數與上一節中講解直接型FIR濾波器的實例相同,濾波器階數為10。
圖1
可以發現轉置型結構不對輸入數據寄存,而是對乘累加后的結果寄存,這樣關鍵路徑上只有1個乘法和1個加法操作,相比于直接型結構,延時縮短了不少。
綜合得到結果如下:
Number of Slice Re
關鍵字:
FDATool FIR濾波器 直接型
實現方案#e# 2.2 實現方案 由于在卷積運算之前, h (n) 的N個數值是已知的, 因此, 可先在程序存儲器中 ...
關鍵字:
DSP FIR濾波器
引言 數字信號處理現已在通信與信息系統、信號與信息系統、自動控制、需達、軍事、航空航天、醫療和家 ...
關鍵字:
DSP FIR濾波器
摘要:設計了一種用于數字下變頻的256階分布式FIR濾波器。通過分析分布式FIR濾器結構給實現電路所需資源和...
關鍵字:
FPGA FIR濾波器 分布式算法
你接到要求用FPGA實現FIR濾波器的任務時,也許會想起在學校里所學的FIR基礎知識,但是下一步該做什么呢?哪些參數是重要的?做這個設計的最佳方法是什么?還有這個設計應該怎樣在FPGA中實現?現在有大量的低成本IP核和工具來幫助你進行設計,因為FIR是用FPGA實現的最普通的功能。
關鍵字:
萊迪思 FPGA FIR濾波器
摘要: 隨著數字技術的發展,數字濾波器的功能越來越受到人們的注意和廣泛應用,它有精度高、靈活性大等突出特點。FIR數字濾波具有穩定性高,嚴格的線性相位,能用FFT算法實現等特點。通過FPGA實現FIR數字濾波具有實時性高、處理速度快、精度高的特點。文章先通過Matlab DSP Builder 設計出FIR濾波器模型,然后利用Simulink進行模型仿真,再用ModelSim進行功能仿真,最后用Quartus II進行時序仿真。仿真結束后下載到選定的FPGA上,在FGPA上實現FIR數字濾波。
關鍵字:
數字濾波 FIR濾波器 FPGA Matlab
1 并行流水結構FIR的原理
在用FPGA或專用集成電路實現數字信號處理算法時,計算速度和芯片面積是兩個相互制約的主要問題。實際應用FIR濾波器時,要獲得良好的濾波效果,濾波器的階數可能會顯著增加,有時可能會多達幾百階。因此,有必要在性能和實現復雜性之間做出選擇,也就是選擇不同的濾波器實現結構。這里運用并行流水線結構來實現速度和硬件面積之間的互換和折衷。
在關鍵路徑插入寄存器的流水線結構是提高系統吞吐率的一項強大的實現技術,并且不需要大量重復設置硬件。流水線的類型主要分為兩種:算術流水線和指令流水線
關鍵字:
FIR濾波器 FPGA 并行流水線 單片機 可重配 嵌入式系統
基于FPGA實現FIR濾波器的研究 武漢大學電氣工程學院(430072) 郭曉宇 潘 登 楊同中 摘 要:針對在FPGA中實現FIR濾波器的關鍵——乘法運算的高效實現進行了研究,給出了將乘法化為查表的DA算法,并采用這一算法設計了FIR濾波器。通過FPGA仿真驗證,證明了這一方法是可行和高效的,其實現的濾波器的性能優于用DSP和傳統方法實現的FIR濾波器。最后介紹了整數的CSD表示和還處于研究階段的根據FPGA實現的要求改進的最優表示。 關鍵詞:FPGA DA FIR濾波器 CSD
關鍵字:
CSD DA FIR濾波器 FPGA
fir濾波器介紹
FIR濾波器的種類目前,FIR濾波器的硬件實現有以下幾種方式:一種是使用單片通用數字濾波器集成電路,這種電路使用簡單,但是由于字長和階數的規格較少,不易完全滿足實際需要。雖然可采用多片擴展來滿足要求,但會增加體積和功耗,因而在實際應用中受到限制。另一種是使用DSP芯片。DSP芯片有專用的數字信號處理函數可調用,實現FIR濾波器相對簡單,但是由于程序順序執行,速度受到限制。 目前,FIR濾波器 [
查看詳細 ]
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473