a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 數字信號處理

數字信號處理 文章 進入數字信號處理技術社區

本土廠商難舍DSP情懷

  • 1948 年貝爾實驗室的克勞德·香農 (Claude Shannon) 發表了他具有里程碑意義的論文——《通信的數學理論》(A Mathematical Theory of Communication),該論文明確闡述了可實現的比特率、信道帶寬和信噪比之間的關系。這是DSP(digital signal processing)的元年。可以說,香濃的這篇論文開拓了一個新紀元。但具體到硬件方面,此時距離第一顆DSP芯片面世還有很多年。因為哪怕是最基本的IC,也需要10年后才由TI的Jack Kilby發明。但
  • 關鍵字: DSP  嵌入式  微處理器  數字信號處理  

精通信號處理設計小Tips(8):檢測淹沒在噪聲中的信號

  • 精通信號處理設計小Tips(8):檢測淹沒在噪聲中的信號-相關函數的應用很廣,比如噪聲中信號的檢測,信號中隱含周期性的檢測,信號時延長度的測量等等。這一節專門討論利用自相關函數檢測淹沒在噪聲下的周期性信號。
  • 關鍵字: 噪聲  DSP  數字信號處理  信號處理  

精通信號處理設計小Tips(7):應用極其廣泛的相關

  • 精通信號處理設計小Tips(7):應用極其廣泛的相關-相關不僅是一個非常有理論價值的概念,而且是一個在實踐中應用極為廣泛的處理方法和有效的處理手段。在通信接收機的同步檢測,導航,定位,電子偵察,延時估計,譜估計等方面有著廣泛的應用。后面系列文章,將風別結合實際應用,列舉數例一一說明。
  • 關鍵字: 信號處理  數字信號處理  DSP  

精通信號處理設計小Tips(6):卷積是怎么得到的?

  • 精通信號處理設計小Tips(6):卷積是怎么得到的?-卷積是信號處理的一個基本概念,它的體現最重要的一個方面,也許就是下面這句話了:時域的卷積對應頻域的相乘。這句話,或者說,這個概念,在很多應用會得到充分的體現,比如頻域均衡,比如信道估計,比如濾波分析等等。
  • 關鍵字: DSP  數字信號處理  信號處理  

工程師須知:FPGA 的演進、優勢、設計、改進

  • 工程師須知:FPGA 的演進、優勢、設計、改進-1989年我第一次接觸到電路板的時候,上面密布著一系列的TTL、CMOS芯片,一顆14~20只管腳的芯片中一般只有4-6個簡單的“門”,十幾個芯片的大板子也就完成尋址、譯碼之類的功能,使用起來是非常的痛苦,如果要修改邏輯,只能用手術刀切割電路板并進行飛線。
  • 關鍵字: FPGA  數字信號處理  

mcu,DSP,PLD/EDA的介紹/比較/分析

基于FPGA的915 MHz射頻讀卡器設計

  • 參照ISO/IEC 18000-6 Type B 協議設計了一款工作頻率為915 MHz的射頻讀卡器,采用FPGA完成協議中規定的數字信號處理,C8051F020單片機作為主控器。利用Verilog HDL硬件描述語言,搭建FPGA內部各個小模塊及系統的驗證平臺,選用Altera公司Cyclone系列的EP1C6Q240C8芯片為目標器件,使用Quartus II進行綜合,并通過時序和功能驗證。
  • 關鍵字: 射頻讀卡器  數字信號處理  FPGA  

FPGA雙雄公布季度財報數據顯示一片光明

  • FPGA供應商Altera和賽靈思近日陸續公布了健康的財務數據。Altera公司四季度銷售額為4.544億美元,環比增長2%同比增長3%。賽靈思則為5.87億美元,環比下降了2%,但是同比激增15%。“受益于Kintex 7系列產品的熱
  • 關鍵字: FPGA  IP  嵌入式  PLD  CPLD  SoC  數字信號處理  消費電子  FPGA  

Xilinx助力邁信成功推出POWERLINK主站

  • 基于賽靈思Zynq All Programmable SoC的解決方案幫助中國武漢邁信電氣技術有限公司大大降低了開發難度,同時大幅加速了開發進程,使得中國武漢邁信電氣技術有限公司成為市場上POWERLINK主站的首家中國供應商。2013
  • 關鍵字:   FPGA  IP  嵌入式  PLD  CPLD  SoC  數字信號處理  消費電子  FPGA  

FPGA:縱向創新與橫向整合引領變革

  • FPGA在先進工藝路上的狂飚猛進帶來了如影隨形的挑戰:一方面,進入20nm和14nm階段后,不光是FPGA復雜度提升,對其外圍的電源管理等芯片也提出了“與時俱進”的要求。另一方面,隨著SoC FPGA和3D IC技術
  • 關鍵字: FPGA  創新    FPGA  IP  嵌入式  PLD  CPLD  SoC  數字信號處理  消費電子  FPGA  

從業績來看,賽靈思已經遠遠領先于Altera

  • Altera和賽靈思20年來都在FPGA這個窄眾市場激烈的競爭者,然而Peter Larson基于對兩個公司現金流折現法的研究表明,賽靈思是目前FPGA市場的絕對領先者。(http://seekingalpha.com/article/2008621-xilinx-appears-
  • 關鍵字: 賽靈思  Altera    FPGA  IP  嵌入式  PLD  CPLD  SoC  數字信號處理  消費電子  FPGA  

基于DSP及FPGA的水下目標定位系統數字信號處理模塊設計

  • 隨著水下武器和水下航行器等水下目標的快速發展,對其進行定位和跟蹤從而檢驗其性能的試驗具有非常重要的意義,這也是水下目標試驗場的重要工作內容。水下試驗場的定位系統根據被測目標是否加裝合作聲信標,可以分為
  • 關鍵字: FPGA  DSP  水下目標定位  數字信號處理    

基于PIC32的數字渦街流量計設計方案

  • 研究背景與意義1.渦街流量計概述當流體中安放一個非流線型旋渦發生體時,流體將會在發生體兩側交替分離,并釋放出兩串規則的交錯排列的旋渦。在一定范圍內,旋渦分離頻率與流量成正比。根據這種原理實現流量測量的流
  • 關鍵字: 非流線型旋渦  USB數據傳輸   數字信號處理  

DSP和FPGA各顯神通,應對TD-SCDMA基站成本和演進需求

  • 由于運營商大手筆進行基礎設施建設的時代已經過去,成本和靈活性成為對通信基礎設施的共同要求,對于TD-SCDMA基站更是如此。因為采用了智能天線等先進技術,TD基站的容量大幅提升,但也還帶來了成本挑戰;另外,TD技術
  • 關鍵字: DSP  FPGA  網絡通信  多媒體處理  數字信號處理  

硬核浮點DSP的FPGA或取代高性能計算GPGPU

  • 近來,Altera公司推出業界首款浮點FPGA,它集成了硬核IEEE754兼容浮點運算功能,提高了DSP性能、設計人員的效能和邏輯效率。據悉,硬核浮點DSP模塊集成在Altera20nmArria10FPGA和SoC中,以及14nmStratix10FPGA和SoC
  • 關鍵字: DSP  FPGA  數字信號處理  
共330條 1/22 1 2 3 4 5 6 7 8 9 10 » ›|

數字信號處理介紹

  數字信號處理的定義   數字信號處理是將信號以數字方式表示并處理的理論和技術。數字信號處理與模擬信號處理是信號處理的子集。   數字信號處理的目的是對真實世界的連續模擬信號進行測量或濾波。因此在進行數字信號處理之前需要將信號從模擬域轉換到數字域,這通常通過模數轉換器實現。而數字信號處理的輸出經常也要變換到模擬域,這是通過數模轉換器實現的。   數字信號處理的算法需要利用計算機或專用處理設 [ 查看詳細 ]
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473