a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 信號源

信號源 文章 進入信號源技術社區

MEMS振蕩器設計

  • 電子產品世界,為電子工程師提供全面的電子產品信息和行業解決方案,是電子工程師的技術中心和交流中心,是電子產品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網絡家園
  • 關鍵字: MEMS  振蕩器  頻率信號  信號源  

基于DDS的電路板檢測儀信號源設計

  • 基于DDS的電路板檢測儀信號源設計,針對某型導彈測試設備電路板檢測儀激勵信號源具體要求,采用了基于直接數字頻率合成技術(DDS)的信號發生器設計方法,介紹了DDS的工作原理,詳細闡述了基于FPGA設計DDS信號發生器的主要環節和實現的方法。采用了硬件描述語言Verilog HDL,完成了信號發生器的電路設計和功能仿真,并通過DE2-70開發板結合嵌入式邏輯分析儀SignalTapⅡ進行了分析驗證。實驗結果表明,該信號發生器能較好地產生所需激勵信號,具有較高的實用價值。
  • 關鍵字: 信號源  設計  檢測儀  電路板  DDS  基于  

基于FPGA芯片和頻率合成器ADF4360-4的GPS信號源的設計方案

  • 基于FPGA芯片和頻率合成器ADF4360-4的GPS信號源的設計方案, 頻率合成器是發射系統和接收系統中的核心器件,采用相位負反饋頻率控制技術,具有良好的窄帶載波跟蹤性能和帶寬調制跟蹤性能,為系統上、下變頻提供本振信號,對相位噪聲和雜散具有很好的抑制作用,通過鎖相頻率合
  • 關鍵字: GPS  信號源  設計  方案  ADF4360-4  合成器  FPGA  芯片  頻率  

可程控延遲脈沖信號源的設計

  •   設計原理  隨著各種高新前沿技術的迅猛發展,傳統設計的固定延遲時間的快前沿脈沖源,已不能滿足需要,常常需要在一定范圍內可對延遲時間進行任意設置。 一般講來常規的設計有兩種方法。一是將多個具有不同
  • 關鍵字: 設計  信號源  脈沖  延遲  程控  

基于DDS+PLL實現跳頻信號源的設計方法

  •   航空通信設備包括短波通信、超短波通信設備,短波、超短波通信設備又分為常規通信方式和跳頻通信方式,跳頻通信因具有抗干擾性強、抗偵測能力好、頻譜利用率高和易于實現碼分多址等優點被稱為無線電通信的ldquo
  • 關鍵字: 設計  方法  信號源  實現  DDS  PLL  基于  

固態非易失性電位器X9312在頻率可調信號源中的應用

  •   1 系統硬件結構  本系統包括四個模塊:單片機、數控電位器、液晶顯示模塊和多輸出壓控振蕩器??刂破鞑捎肁TMEL公司的AT89C2051,它是一種低功耗,高性能,片內含2kB EEPROM和128 RAM的8位CMOS微控制器,與MCS-
  • 關鍵字: 可調  信號源  應用  頻率  X9312  易失性  電位器  固態  

航空系統跳頻信號源的方案

  • 電子產品世界,為電子工程師提供全面的電子產品信息和行業解決方案,是電子工程師的技術中心和交流中心,是電子產品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網絡家園
  • 關鍵字: 跳頻通信  信號源  DDS+PLL  鎖相環  

基于FPGA和DDS的信號源研究與設計

  • 1引言直接數字頻率合成DDS(DirectDigitalSynthesizer)是基于奈奎斯特抽樣定理理論和現代器件生...
  • 關鍵字: FPGA  DDS  信號源  設計  

基于DSP和DDS的三維感應測井高頻信號源實現

  • 基于DSP和DDS的三維感應測井高頻信號源實現, 引言  高頻信號源設計是三維感應測井的重要組成部分。三維感應測井的原理是利用激勵信號源通過三個正交的發射線圈向外發射高頻信號,再通過多組三個正交的接收線圈,得到多組磁場分量,從而準確測量地層各向異性
  • 關鍵字: 高頻  信號源  實現  測井  感應  DSP  DDS  三維  基于  

基于AD9951鍵控信號源設計

  • 直接數字頻率合成(Direct Digital Frequency Synthesis,DDS)技術,是從相位概念出發直接合成所需波形的一種新的頻率合成技術,與傳統的頻率合成技術相比,它具有頻率分辨率高、頻率切換時間短、相位變化連續及
  • 關鍵字: 設計  信號源  鍵控  AD9951  基于  

基于CycloneII系列FPGA的DDFS信號源實現

  • 0 引言
    在電子信息領域,函數發生器(信號源)是通用的設備。近年來電子信息技術的飛速發展,使得各領域對信號源的要求在不斷提高。不但要求其頻率穩定度和準確度高,要求頻率改變的方便性,而且還要求可以產生
  • 關鍵字: CycloneII  FPGA  DDFS  信號源    

基于FPGA和DDS的信號源設計

  • 基于FPGA和DDS的信號源設計,1 引言
    直接數字頻率合成DDS(Direct Digital Synthesizer)是基于奈奎斯特抽樣定理理論和現代器件生產技術發展的一種新的頻率合成技術。與第二代基于鎖相環頻率合成技術相比,DDS具有頻率切換時間短、頻率分辨率
  • 關鍵字: 設計  信號源  DDS  FPGA  基于  FPGA,DDS,Verilog HDL  

基于DSP的混沌信號源的設計與實現

  • 基于DSP的混沌信號源的設計與實現,1 引言
    Chua’s電路、Chen系統、Lu系統Liu系統的提出,極大豐富了混沌動力學的研究,尤其在電類學科群,如保密通訊、功率電子學、雷達與通信對抗等應用領域。對于混沌保密心臟的混沌信號源,人們也一直在探索產
  • 關鍵字: 設計  實現  信號源  混沌  DSP  基于  DSP  

基于DSP Builder的Chirp信號源設計

  • 設計分析了Chirp函數在時域和頻域內的一般特點和解析公式。提出首先在Altera DSP開發工具DSP Builder中實現直接數字合成器(DDS)模塊,根據Chirp函數特定的輸入/輸出(線性和非線性)關系,計算出當前輸入字與輸出頻率的對應關系;然后設計控制字子模塊產生DDS模塊的頻率控制字,驅動DDS產生不同的輸出頻率,通過在Matlab的Simu-link環境下的仿真驗證,得出不同時刻輸出的頻譜圖,驗證了該設計能很好地實現Chirp信號源。
  • 關鍵字: Builder  Chirp  DSP  信號源    

基于AD9850的嵌入式信號源設計與實現

  • 基于AD9850的嵌入式信號源設計與實現,頻率合成技術是目前研制信號源的關鍵技術,在此給出一種基于直接數字頻率合成(DDS)芯片AD9850和超低功耗的MSP430F149單片機正弦波方波信號源設計方案。可輸出頻率范圍為1 Hz~10 MHz的正弦波和方波,且具有頻率設定、多檔步進調整和幅度調節的功能。重點介紹DDS技術原理、單片機與AD9850的硬件接口電路、雜散和噪聲信號的消除方法以及整個系統的軟件設計。實驗結果表明,該方案設計的信號源精度較高、頻率范圍較寬、結構簡單、使用方便、輸出信號頻率穩定,無明
  • 關鍵字: 設計  實現  信號源  嵌入式  AD9850  基于  轉換器  
共114條 6/8 |‹ « 1 2 3 4 5 6 7 8 »

信號源介紹

  信號源是指收音頭、高頻頭、錄音卡座、錄像卡座等器件。   微機及輔助設備完成信號的提取、數模轉換、數字信號處理等功能。   信號源是雷達系統的重要組成部分。雷達系統常常要求信號源穩定、可靠、易于實現、具有預失真功能,信號的產生及信號參數的改變簡單、靈活。 信號發生器又稱信號源或振蕩器,是用來產生各種電子信號的儀器,在生產實踐和科技領域中有著廣泛的應用。   按波形分類 [ 查看詳細 ]

熱門主題

信號源    樹莓派    linux   
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473