a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > EDA/PCB > 新品快遞 > Mentor Graphics 推出Olympus-SoC平臺

Mentor Graphics 推出Olympus-SoC平臺

作者: 時間:2009-04-23 來源:電子產品世界 收藏

  公司近日宣布,即將推出針對低功耗集成電路而新增特性的™ 平臺。低功耗功能是高級技術工藝的追求目標,它充分利用了經生產實踐驗證的可變異性設計[M1] (DFV)架構,而該架構本身就可以優化設計模式、制程邊角和工藝中存在的多樣性。結果是,與傳統的解決方案相比,的客戶在設計收斂時間上比以前快了1到2倍,同時功耗也降低了30%。

本文引用地址:http://www.j9360.com/article/93754.htm

  Olympus-SoC低功耗解決方案包括針對自動化多電壓設計流程的靈活架構,以及針對復雜時鐘樹的先進技術。它同時還包括對多邊角多模式(MCMM)情景下的漏和動態功耗、時序和信號完整性的并行優化。

  “低功耗已經成為我們高級移動計算要求的強制性設計指標,”富士通微電子有限公司技術開發部的總經理Noboru Yokota表示。“因為Olympus-SoC平臺是我們設計收斂系統的主要部分,我們通過與的密切合作,在我們的方法學中加入了先進的低功耗功能。該先進的低功耗技術,包括多電壓、MCMM-CTS、時鐘樹重構、斜率微調[M2] 和轉換成形[M3] ,經評估在多模式和多邊角下總功耗降低和設計收斂時間縮短兩方面上,其結果令人相當振奮。”

  低功耗設計挑戰

  作為降低總體功耗的主流技術即多電壓設計是一項復雜且耗時的任務。因為許多模塊工作在不同的電壓下,有的或間歇性去電,增加了功耗狀態數,這樣以來就更加重了原本就已復雜的MCMM問題。現有原本不具有MCMM功能的布局布線系統,并不能有效地解決功耗和時序并行處理所存在的復雜問題。此外,時鐘樹網絡中的功耗占了芯片總功耗的一大部分,設計師需要一套功耗感知的時鐘樹綜合(CTS)解決方案,它能在更小的幾何輪廓內處理不斷增加的導線電阻和電阻變異性問題。最后,隨著在單一裸片上集成功能的增加,特別是在移動應用中,設計尺寸也在以指數級增加。現有工具無法處理足夠大設計的限制勢必要求設計師將整個設計分割成多個可控的部分,使得頂層芯片集成收斂性更加復雜化。

  Olympus-SoC低功耗平臺提供全面的功耗管理功能

  Olympus-SoC布局布線平臺可全面滿足低功耗設計的要求,并在沒有大量增加設計迭代的前提下,確保了整個設計的優化,使得工程師可以快速提供全面優化的低功耗設計。Olympus-SoC系統包括下列一些關鍵技術,用于解決低功耗問題和提供最佳的設計質量:

  · 全面自動化的多電壓流程,支持動態電壓和頻率調節(Dynamic Voltage and Frequency Scaling,DVFS),用于處理可變電源電壓和時鐘頻率,并能處理諸如電平轉換器和隔離單元的特殊元件。

  · 具有時鐘門控布局、轉換成形、寄存器集聚[M4] 和并行MCMM優化的功耗感知CTS,可以保證時鐘樹達到平衡,而時鐘緩存數降到最低。

  · 針對功耗狀態和時序提供無縫并行優化的獨特架構,覆蓋流程各個階段內所有的工作模式和邊角。

  · 基于統一功耗格式[M5] (UPF)的Netlist-to-GDSII設計流程,包括支持功耗狀態定義表。

  不僅如此,Olympus-SoC產品還提供如并行多電壓優化、利用MTCMOS開關單元的功耗門控、保存觸發器綜合、加油站方法學和功耗感知緩存和尺寸調整等一系列技術。Olympus-SoC系統是應目前的大型、復雜的低功耗片上系統(SoC)而構建,能以平坦化模式直接處理上億個門的設計規模。全面多線程分析引擎和業界唯一的全面并行時序和優化引擎,在多核和多CPU計算平臺上速度可達原來的7倍。

  “這些核心創新,使得Olympus-SoC系統在設計收斂上比其他工具提前跨入到了下一代產品,而且還有助于提供最佳的低功耗設計,”的布局布線部的總經理Pravin Madhani表示,“盡管所有的布局布線工具都提供實現低功耗設計策略所需的機制,如多時鐘和電壓域,保存寄存器,但只有具備并行MCMM優化的Olympus-SoC系統能保證在所有工作和電壓模式、所有制程和工藝多樣性邊角下的最佳設計結果。”

  供貨信息

  針對低功耗設計的Olympus-SoC現已上市。



評論


相關推薦

技術專區

關閉