a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 電源與新能源 > 設計應用 > 采用4mm x 4mm QFN封裝的完整兩節(jié)AA電池/USB電源管理器(05-100)

采用4mm x 4mm QFN封裝的完整兩節(jié)AA電池/USB電源管理器(05-100)

——
作者:凌特公司 G.Thandi 時間:2009-02-20 來源:電子產(chǎn)品世界 收藏

  提供了針對主輸出和內核輸出的短路保護功能。它還為所有的輸出(VMAX輸出除外)提供了輸出斷接功能。在停機模式中,內核輸出、主輸出和熱插拔輸出均被放電至地。在VBATT、VINT、VEXT和USB電壓中,VMAX輸出是最高的。該輸出可被用來提供1mA的最大輸出電流。即使在IC處于停機模式的情況下,VMAX輸出也將保持運行狀態(tài),因而適于向實時時鐘等關鍵系統(tǒng)部件供電。

本文引用地址:http://www.j9360.com/article/91492.htm

  

 

 

  表1 PowerPath工作模式和特點概要

  PowerPath控制

  包含一個專有的PowerPath控制電路,可實現(xiàn)系統(tǒng)電源之間的無縫切換(從兩節(jié)AA電池至USB/墻上電源,反之亦然)。圖3示出了內部電源通路的簡化方框圖。AC適配器和USB總線通過VEXT引腳向開關穩(wěn)壓器供電。LTC3456包含一個全功能,以利用USBHP和SUSPEND引腳的狀態(tài)來控制來自USB引腳的功率通量。流經(jīng)USB引腳的電流被精確地限制為100mA或500mA(視USBHP引腳的狀態(tài)而定)。通過把SUSPEND引腳拉至高電平可停用所有的USB功能。

  當必須提升兩節(jié)AA電池電壓(1.8V至3.2V)以生成3.3V輸出、以及必須對USB/墻上電源(4V至5.5V)進行降壓操作以生成相同電壓時,DC-DC轉換將是一項特別具有挑戰(zhàn)性的工作。LTC3456通過BOOST和BUCK2轉換器完成了這項任務。這是生成3.3V電源軌最為有效的方式。當從電池或USB/交流適配器來生成3.3V輸出時,LTC3456實現(xiàn)了高于90%的效率。內核輸出(1.8V)是通過BUCK1(由USB/墻上電源來供電)和BUCK3(由電池來供電)轉換器來生成的。LTC3456的獨特拓撲結構可利用單個電感器來生成1.8V電源軌,從而節(jié)省了成本和空間。當從電池來生成1.8V輸出時,它實現(xiàn)了92%以上的效率。表1列出了LTC3456不同的工作模式。

  便攜式設備需要實現(xiàn)從電池電源至USB或墻上電源的無縫切換(反之亦然)以確保平穩(wěn)的系統(tǒng)運作。例如,一位用戶正在一個連接了USB電纜的便攜式MP3播放機上播放音樂。如果USB電纜被猛然從設備上拉脫,則用戶應能夠繼續(xù)聆聽音樂,而不會覺察到任何中斷現(xiàn)象。LTC3456通過實現(xiàn)系統(tǒng)電源的無縫切換而使這種愿望成為可能。當SUSPEND引腳被從低電平拉至高電平時,USB電源不可用。主輸出和內核輸出在切換時均呈現(xiàn)出小于?%的總偏差,從而實現(xiàn)了至處理器內核和外圍電路的無縫切換。

  與微處理器的簡易連接

  LTC3456簡化了與微處理器的連接。PWRON、PWRKEY、PBSTAT和/RESET引腳向處理器提供了全部所需的系統(tǒng)信息,并簡化了電源排序。PWRON、PWRKEY和PBSTAT鍵控使IC的有序上電和停機任務得以簡化。LTC3456的數(shù)據(jù)表包含時序圖,并提供了與其操作有關的詳細信息。

  LTC3456還具有上電復位電路(通過 /RESET引腳來使用),該電路在上電和停機期間處于運行狀態(tài)。為在上電時把處理器保持在其復位狀態(tài),該上電復位電路是必需的,而且,在所有的系統(tǒng)電源實現(xiàn)穩(wěn)定之前,它必須阻止處理器起動操作。LTC3456的內置上電復位電路負責監(jiān)視VINT(3.3V)和內核(0.8V)電壓,并通過 /RESET引腳與處理器相連。在初始上電期間,/RESET引腳被保持于低電平。當主輸出和內核輸出均進入調節(jié)狀態(tài)時,一個復位延遲定時器將起動。在 /RESET被釋放和處理器被允許退出復位狀態(tài)并開始操作之前,提供了一個完整的262ms超時。這262ms超時延遲為處理器對內部寄存器/RAM進行初始化提供了充足的時間。在斷電期間,/RESET 引腳被再次拉至低電平。這將防止微處理器進入任何隨機操作模式。

  當采用電池或外部電源來供電時,/RESET電路的工作情況相似。在VCORE進入調節(jié)狀態(tài)之后,/RESET引腳將在一個262ms的延遲時間里保持低電平。當IC關斷時,VMAIN和VCORE輸出均與輸入電源斷接,并被放電至地。這將防止輸出被固定于一個不確定的邏輯電平狀態(tài)而對微處理器的運作產(chǎn)生不利的影響。它還確保輸出在上電期間以一種可預測的方式上升。

  

 

 

  圖3 用于說明內部PowerPath的LTC3456簡化方框圖

電子鎮(zhèn)流器相關文章:電子鎮(zhèn)流器工作原理


電子鎮(zhèn)流器相關文章:




評論


技術專區(qū)

關閉