視頻解碼器SAA7111在圖像采集中的應用
(2)輸出格式/延時控制0(10H)
本文引用地址:http://www.j9360.com/article/85909.htm該寄存器中的最高兩位OFTS1、OFTS0為輸出格式選擇位,用于決定四種輸出格式,其四種輸出格式的設置方法如表3所列。
上電初始化時,該寄存器應設置為40H,其輸出模式為YUV4:2:2(16 bits)。
(3)輸出控制1(11H)
將該寄存器的第三位置1時,VPO輸出有效;將第二位置1時,HS和VS輸出有效。
3 SAA7111的應用電路
圖4所示是SAA7111的典型應用電路。根據上述設置,該設計從SAA7111的四個模擬視頻輸入端中選擇AI11作為視頻輸入接口,輸出端的高八位輸出亮度信號,低八位輸出色度信號。在視頻輸入端需連接10 nF的電容和75 Ω的電阻。
SAA7111的時鐘可以是外部時鐘和內部時鐘。本系統采用外部時鐘輸入,XTAL引腳和XTAL1引腳間接入的一個頻率為24.576 MHz的石英晶體振蕩器,可用于產生系統所需要的工作時鐘。本設計由外部時鐘驅動來產生行鎖定時鐘LLC(27 MHz)、LLC2(13.5 MHz)和時鐘參考信號CREF(13.5 MHz,相對LLC2有一定的延時)。需要說明的是,時鐘的產生會受到片選信號CE的影響,只有當CE為高電平時才有效,而在低電平時,SAA7111被復位,該引腳不產生周期信號。
為了降低電源紋波,每個電源輸入端都應加100 nF的濾波電容。由于SAA7111是模數轉換器件,模擬電源和數字電源、模擬地與數字地都不能簡單共電。一般情況下,可使用電感單點一起接地。因為數字電路的頻率較高,模擬電路的敏感度較強,數字和模擬部分不能有信號電流的交互,而這個地線理論上會提供電源回路,所以為避免干擾,應該使用電感阻止干擾信號的流回。
4 結束語
由于SAA7111將模數轉換、自動鉗位、自動增益控制、時鐘產生、多制式解碼等許多復雜功能集成到一塊芯片之內,因而其結構比較簡單,便于調試,可靠性也得到了極大提高,可為需要圖像采集的各類應用系統提供極大的方便。
評論