安森美獨特解決方案支持節能規范
——
從技術上來講節能主要來自于兩個方面:降低待機能耗和提高工作效率。從目前的設備來看,差不多有25%能耗用于低功率/睡眠/待機模式,從而造成很大的浪費。為此安森美推出了兩種方案。首先,由于在大功率應用中,功率因數校正(PFC)成為首選,但是在低功率應用中卻成了一個負擔,為此安森美通過2個IC去控制一個開關,使得在待機時關閉PFC,需要時電流會重新驅動電壓器而開啟。從而在達到0.1W的待機能耗的同時,還能提高整個設計的密度以及電源效率。 另外一種方案主要應用于較高功率的電源設計。整個電路上面分兩部分,超過75W需要應用PFC,后面的IC關掉前面的PFC,同時自身工作與待機狀態,從而通過在空載的時候工作于省電的狀態,使得在待機模式中的PFC可達到低于0.3W。
提高效率需要提高元件水平并改變拓撲結構。對于300W至1000W的高功率電路設計中一般采取半橋、有源鉗位等拓撲技術,這會給整個系統帶來更高的效率。而對于低功率應用來說一般采取反激的拓撲方法,由于價格、電路復雜度等因素,這種方法很難達到滿意的效率。安森美半導體利用高功率拓撲能提供更高效率的特點,應用于較低功率的電源設計,從而顯著的提高了較低功率應用的效率。對于這樣是否會帶來成本的上升,安森美亞太區模擬集成電路產品經理蔣家亮先生表示:“當更高功率的應用技術成熟時,安森美會把它跳轉到低功率應用,而且通過把IC的成本降低以及省掉后面的部分電路,從而能在節能的同時滿足客戶對成本方面的要求。” (峰)
評論