a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > EDA/PCB > 新品快遞 > CADENCE數字IC設計平臺助創意電子完成臺灣首個65納米芯片設計

CADENCE數字IC設計平臺助創意電子完成臺灣首個65納米芯片設計

——
作者: 時間:2007-03-12 來源: 收藏
  Cadenc宣布創意電子Global Unichip Corporation了臺灣第一個65納米器件的成功出帶。此次65納米出帶的成功進一步加強了GUC服務于全球頂級客戶的先進技術能力。GUC使用了CADENCE Low-Power Solution和SoC Encounter GXL RTL-to-GDSII系統來此次出帶。

  “以65納米工藝技術為目標是當前半導體設計的潮流,”GUC公司總裁兼首席運行官(COO)Jim Lai表示,“成功達到目標需要緊密集成的設計環境和自動化的低功耗設計方法學。GUC具有先進工藝設計的全面專門技巧,采用了Cadence Low-Power Solution和Encounter 平臺來進行該超過1千萬門的低功耗設計,7周內就了實現,從而幫助GUC的客戶獲得了明顯的上市時間優勢。”

  本次GUC出帶涉及預定面向生產的一項定制設計。GUC采用了Cadence的SoC Encounter系統、Encounter Conformal技術和具有SI意識的CeltIC納米延遲計算器來設計該芯片。利用SoC Encounter GXL面向  
成品率的設計特性和可制造性能力,加上虛擬CMP和關鍵區域分析工具,GUC獲得了品質更佳的結果。

  GUC在該項設計中使用的許多工具也是Cadence Logic Design Team Solution的一部分,它使用包涵設計和驗證的集成和整體方法,通過從計劃到閉合的管理和邏輯簽收,幫助邏輯設計團隊提高了進度可預測性。這代表了Cadence整體策略的另一項可交付部分,為特定的工程師團隊提供量身定制的解決方案。


評論


相關推薦

技術專區

關閉