a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > 基于NiosⅡ處理器的多功能計數器系統設計

基于NiosⅡ處理器的多功能計數器系統設計

作者: 時間:2015-01-16 來源:網絡 收藏

  系統以為核心,通過對正弦信號進行濾波、放大整形后得到標準的方波,由對其頻率、周期及相位差進行測量。頻率、周期測量采用等精度測量法,其具有精度高的特點;相位差測量采用鑒相器分辨出相位差后測量其高電平所占比例測量。摒棄傳統的+單片機方案,利用SOPC Builder在FPGA上構建Nios Ⅱ處理器對測量的數據進行數據處理及顯示,實現了頻率、周期、相位差測量的片上系統(SOPC),提高了系統的穩定性、降低了布線難度。

本文引用地址:http://www.j9360.com/article/268256.htm

  基于Nios_處理器的系統設計.pdf

塵埃粒子計數器相關文章:塵埃粒子計數器原理
鑒相器相關文章:鑒相器原理


評論


相關推薦

技術專區

關閉