a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > 基于FPGA的高帶寬存儲接口設計

基于FPGA的高帶寬存儲接口設計

作者: 時間:2014-07-21 來源:網絡 收藏

  

本文引用地址:http://www.j9360.com/article/255834.htm

 

  系統設計的過程需要確保Avalon側和Memory側的帶寬相等,所以在IP例化參數選擇時,根據DDR3器件參數,DQ數據線選擇的是16 bits位寬,mem_ck為400 MHz;Avalon側的數據位寬為64 bits,時鐘選擇200 MHz即可。兩側帶寬為16 bitsx400 Mhzx2(DDR雙沿傳輸)=64 bitsx200 MHz=12.8 Gbps,這也是HMC的理論帶寬。

  5 結論

  在一些視頻、圖像等高帶寬按口應用中,器件的HMC理論上能夠達到至少12.8Gbps的帶寬,如果DQ位寬變為32位,則理論帶寬翻倍到25.6Gbps,這也是一個HMC所能達到的理論帶寬的上限。部分器件帶有2個HMC,則整體的理論帶寬上限值為51.2Gbps,已能夠滿足高帶寬存儲場合對和DDR3間接口帶寬的要求。

存儲器相關文章:存儲器原理



上一頁 1 2 下一頁

關鍵詞: FPGA Altera Cyclone V

評論


相關推薦

技術專區

關閉