a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > 基于ISA總線的通用多DSP目標系統

基于ISA總線的通用多DSP目標系統

作者: 時間:2012-03-09 來源:網絡 收藏
1 概 述

隨著大規模集成電路水平的發展,以數字信號處理器(Digital Signal Process,)為基礎的實時數字信號處理技術正在迅速發展,現已廣泛應用于圖像處理技術、語聲處理、智能化儀表、生物醫學與工程、通信、自動控制等領域。由Analog Device公司生產的A是應用非常廣泛的一類,其典型產品有定點的ADSP2181和浮點的ADSP21060。在許多實際系統中,需要采用多片DSP級聯的方式進行處理。因此,ADSP2181經常經級聯后用在實際系統中,我們設計了基于的通用多DSP,這種系統可以用于早期研發及各種算法的硬件平臺,他對縮短實際系統開發周期、項目預研等都有重要意義和應用價值。

2 通用多DSP 的構成

通用多DSP 的構成由6片ADSP2181、2片A/D變換器以及實現邏輯功能的FPGA組成,其原理框圖如圖1所示。

(1)處理系統

整個處理系統由6片DSP構成,他完成對2路模擬信號的采集和數據處理。本系統采用的是Analog Device公司較為典型的定點DSP系列ADSP2181,相鄰2片DSP之間的串口數據的發送與接收、幀同步信號的發送與接收分別對應相連,數據的傳輸采用自動緩沖的方式。

(2)系統輸入

系統輸入的模擬信號由2路精度為12b的串行A/D變換器完成,采樣率最高達400kS/s,輸入模擬量為單極性(0~2.5V)信號。模擬信號經A/D變換器后以串行方式送入第1片DSP。

(3)時序控制

系統時序控制由FPGA(Field Programmable Gate Array,現場可編程門陣列)實現,系統采用Altera公司的FPGA芯片EPFl0K10,其實現的主要功能有:

①產生對各片DSP訪問的地址譯碼與控制;

②產生通過IDMA端口訪問DSP所需的控制信號IAL,IWR, IRD和IS;

③產生各個DSP的復位信號;

④產生滿足A/D轉換器時序要求的控制信號CLK(串口時鐘)和CONV(轉換控制)。

另外,FPGA還完成了DSP與之間數據傳輸所需的控制時序,有效地保證了數據傳輸的可靠性。


上一頁 1 2 下一頁

關鍵詞: ISA總線 DSP 目標系統

評論


相關推薦

技術專區

關閉