a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 測試測量 > 設計應用 > 邏輯信號測試儀的設計與實現

邏輯信號測試儀的設計與實現

作者:天辰 王帥 王文豪 李少波 時間:2014-04-01 來源:電子產品世界 收藏

  引言

本文引用地址:http://www.j9360.com/article/235701.htm

  在數字電路的調試和檢修時,常常要對電路中某點的進行測試,采用萬用表或示波器等儀器儀表很不方便,而采用通過幾個發光二極管就可以指示被測狀態及脈沖信號的頻率范圍,使用簡單方便,給數字電路實驗和電路設計開發帶來便利。本文采用中小規模集成電路設計并實現了一種邏輯信號,不僅能區分邏輯電平的狀態和脈沖信號頻率的數量級,而且適用于各種類型的數字電路邏輯信號的測試。如果將電路安裝成邏輯測試筆,使用就更為方便。

  設計與實現

  功能設計

  邏輯信號主要包括邏輯信號狀態的區分和脈沖信號頻率的區分兩部分功能。其中邏輯信號狀態的區分主要通過雙電壓比較器電路實現,而脈沖信號頻率的區分可利用數字頻率計的原理實現。由于邏輯信號測試儀的電源來自被測電路,為滿足各種類型的數字電路邏輯信號的測試,故所用芯片必須是能單電源供電且電源范圍較寬的模擬電路芯片和CMOS類的數字集成電路芯片。



關鍵詞: 邏輯 測試儀 信號

評論


相關推薦

技術專區

關閉