Cadence宣布新版Allegro TimingVision Environment工具
全球電子設計創新領先企業Cadence設計系統公司日前宣布其新版Allegro® TimingVision™ environment加速高速接口設計高達67%。使用Cadence® Allegro PCB Designer中的TimingVision environment,能大大縮短高速PCB接口設計周期,并確保接口信號滿足時序要求。如今先進的主流協議,包括DDR3/DDR4、 PCI Express及SATA等協議,隨著數據傳輸速率的提高及供電電壓的降低,這個功能將越來越重要。
本文引用地址:http://www.j9360.com/article/234316.htmTimingVision environment 使用嵌入式時序引擎,用于分析整個接口結構和開發時序目標,以幫助設計人員直接在Layout時實現可視化的實時延遲及相位信息。這大大減少手動編輯及整體實現的時間。當結合Cadence Sigrity™ power-aware的SI分析工具,TimingVision environment能夠快速分析及調整符合標準的接口設計,減少修復時序問題的時間。
TimingVision environment非常適用于任何高速接口的PCB,特別適用于PC、平板電腦、智能手機和云數據中心架構應用。其主要功能包括:
· TimingVision environment在設計畫布編輯期間對有源信號和相關信號提供動態反饋
· 自動交互式相位調整(AiPT)對選定組的差分給予靜態和動態的相位約束補償
· 自動交互式延遲調整(AiDT)對選定組的信號,例如字節通道物理設計指定的傳播延遲、相對傳播延遲和總蝕刻長度約束給予補償。
“使用這種新的Allegro技術可終結所有我們花費在布線和調整時間所遭受的挫折。對于我們團隊所節省的所有時間可直接用于企業新項目的需求。”Pegatron計算機輔助工程副總監Sky Huang表示。
“Cadence處于獨特的位置可解決從芯片到最終產品的所有高速IP實現和驗證需求,”Cadence研發副總裁AJ Incorvaia表示,“引進TimingVision environment,PCB設計人員現在有了一個成熟和高效的解決方案以滿足日益復雜的時序收斂的挑戰。”
TimingVision environment同自動交互式布線環境一起作為Allegro PCB High-Speed Option的一部分目前已經上市。
評論