a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > NAND閃存深入解析

NAND閃存深入解析

作者: 時間:2013-05-22 來源:網絡 收藏
對于許多消費類音視頻產品而言,是一種比硬盤驅動器更好的存儲方案,這在不超過4GB的低容量應用中表現得猶為明顯。隨著人們持續追求功耗更低、重量更輕和性能更佳的產品,正被證明極具吸引力。

  陣列分為一系列128kB的區塊(block),這些區塊是NAND器件中最小的可擦除實體。擦除一個區塊就是把所有的位(bit)設置為“1”(而所有字節(byte)設置為FFh)。有必要通過編程,將已擦除的位從“1”變為“0”。最小的編程實體是字節(byte)。一些NOR能同時執行讀寫操作(見下圖1)。雖然NAND不能同時執行讀寫操作,它可以采用稱為“映射(shadowing)”的方法,在系統級實現這一點。這種方法在個人電腦上已經沿用多年,即將BIOS從速率較低的ROM加載到速率較高的RAM上。

  NAND的效率較高,是因為NAND串中沒有金屬觸點。NAND閃存單元的大小比NOR要小(4F2:10F2)的原因,是NOR的每一個單元都需要獨立的金屬觸點。NAND與硬盤驅動器類似,基于扇區(頁),適合于存儲連續的數據,如圖片、音頻或個人電腦數據。雖然通過把數據映射到RAM上,能在系統級實現隨機存取,但是,這樣做需要額外的RAM存儲空間。此外,跟硬盤一樣,NAND器件存在壞的扇區,需要糾錯碼(ECC)來維持數據的完整性。

  存儲單元面積越小,裸片的面積也就越小。在這種情況下,NAND就能夠為當今的低成本消費市場提供存儲容量更大的閃存產品。NAND閃存用于幾乎所有可擦除的存儲卡。NAND的復用接口為所有最新的器件和密度都提供了一種相似的引腳輸出。這種引腳輸出使得設計工程師無須改變電路板的硬件設計,就能從更小的密度移植到更大密度的設計上。

  NAND與NOR閃存比較

  NAND閃存的優點在于寫(編程)和擦除操作的速率快,而NOR的優點是具有隨機存取和對字節執行寫(編程)操作的能力(見下圖圖2)。NOR的隨機存取能力支持直接代碼執行(XiP),而這是嵌入式應用經常需要的一個功能。NAND的缺點是隨機存取的速率慢,NOR的缺點是受到讀和擦除速度慢的性能制約。NAND較適合于存儲文件。如今,越來越多的處理器具備直接NAND接口,并能直接從NAND(沒有NOR)導入數據。

  NAND的真正好處是編程速度快、擦除時間短。NAND支持速率超過5Mbps的持續寫操作,其區塊擦除時間短至2ms,而NOR是750ms。顯然,NAND在某些方面具有絕對優勢。然而,它不太適合于直接隨機存取。

  對于16位的器件,NOR閃存大約需要41個I/O引腳;相對而言,NAND器件僅需24個引腳。NAND器件能夠復用指令、地址和數據總線,從而節省了引腳數量。復用接口的一項好處,就在于能夠利用同樣的硬件設計和電路板,支持較大的NAND器件。由于普通的TSOP-1封裝已經沿用多年,該功能讓客戶能夠把較高密度的NAND器件移植到相同的電路板上。NAND器件的另外一個好處顯然是其封裝選項:NAND提供一種厚膜的2Gb裸片或能夠支持最多四顆堆疊裸片,容許在相同的TSOP-1封裝中堆疊一個8Gb的器件。這就使得一種封裝和接口能夠在將來支持較高的密度。

  NAND閃存深入解析

  圖1 不同閃存單元的對比

  NAND閃存深入解析

  圖2 NOR閃存的隨機存取時間為0.12ms,而NAND閃存的第一字節隨機存取速度要慢得多

  NAND基本操作

  以2Gb NAND器件為例,它由2048個區塊組成,每個區塊有6?個頁(見圖3)。

  NAND閃存深入解析

  圖3 2GB NAND閃存包含2,048個區塊

  每一個頁均包含一個2048字節的數據區和6?字節的空閑區,總共包含2,112字節。空閑區通常被用于ECC、耗損均衡(wear leveling)和其它軟件開銷功能,盡管它在物理上與其它頁并沒有區別。NAND器件具有8或16位接口。通過8或16位寬的雙向數據總線,主數據被連接到NAND存儲器。在16位模式,指令和地址僅僅利用低8位,而高8位僅僅在數據傳輸周期使用。

  擦除區塊所需時間約為2ms。一旦數據被載入寄存器,對一個頁的編程大約要300μs。讀一個頁面需要大約25μs,其中涉及到存儲陣列訪問頁,并將頁載入16,8?6位寄存器中。

  除了I/O總線,NAND接口由6個主要控制信號構成:

  1.芯片啟動(Chip Enable, CE#):如果沒有檢測到CE信號,那么,NAND器件就保持待機模式,不對任何控制信號作出響應。

  2.寫使能(Write Enable, WE#): WE#負責將數據、地址或指令寫入NAND之中。

  3.讀使能(Read Enable, RE#): RE#允許輸出數據緩沖器。

  4.指令鎖存使能(Command Latch Enable, CLE): 當CLE為高時,在WE#信號的上升沿,指令被鎖存到NAND指令寄存器中。

  5.地址鎖存使能(Address Latch Enable, ALE):當ALE為高時,在WE#信號的上升沿,地址被鎖存到NAND地址寄存器中。

  6.就緒/忙(Ready/Busy, R/B#):如果NAND器件忙,R/B#信號將變低。該信號是漏極開路,需要采用上拉電阻。

  數據每次進/出NAND寄存器都是通過16位或8位接口。當進行編程操作的時候,待編程的數據進入數據寄存器,處于在WE#信號的上升沿。在寄存器內隨機存取或移動數據,要采用專用指令以便于隨機存取。

  數據寄存器輸出數據的方式與利用RE#信號的方式類似,負責輸出現有的數據,并增加到下一個地址。WE#和RE#時鐘運行速度極快,達到30ns的水準。當RE#或CE#不為低的時候,輸出緩沖器將為三態。這種CE#和RE#的組合使能輸出緩沖器,容許NAND閃存與NOR、SRAM或DRAM等其它類型存儲器共享數據總線。該功能有時被稱為“無需介意芯片啟動(chip enable don‘t care)”。這種方案的初衷是適應較老的NAND器件,它們要求CE#在整個周期為低(譯注:根據上下文改寫)。

  NAND閃存深入解析

  圖4 輸入寄存器接收到頁編程(80h)指令時,內部就會全部重置為1s,使得用戶可以只輸入他想以0位編程的數據字節

  NAND閃存深入解析

  圖5 帶有隨機數據輸入的編程指令。圖中加亮的扇區顯示,該指令只需要后面跟隨著數據的2個字節的地址

  所有NAND操作開始時,都提供一個指令周期(表1)。

  NAND閃存深入解析

當輸出一串WE#時鐘時,通過在I/O位7:0上設置指令、驅動CE#變低且CLE變高,就可以實現一個指令周期。注意:在WE#信號的上升沿上,指令、地址或數據被鎖存到NAND器件之中。如表1所示,大多數指令在第二個指令周期之后要占用若干地址周期。注意:復位或讀狀態指令例外,如果器件忙,就不應該發送新的指令。

  以2Gb NAND器件的尋址方案為例,第一和第二地址周期指定列地址,該列地址指定頁內的起始字節(表2)。

  NAND閃存深入解析

  注意:因為最后一列的位置是2112,該最后位置的地址就是08h(在第二字節中)和3Fh(在第一字節中)。PA5:0指定區塊內的頁地址,BA16:6指定區塊的地址。雖然大多編程和讀操作需要完整的5字節地址,在頁內隨機存取數據的操作僅僅用到第一和第二字節。塊擦除操作僅僅需要三個最高字節(第三、第四和第五字節)來選擇區塊。

  NAND閃存深入解析

  圖6 典型的存儲方法

  NAND閃存深入解析

  圖7 頁讀緩存模式

  總體而言,NAND的基本操作包括:復位(Reset, FFh)操作、讀ID(Read ID, 00h)操作、讀狀態(Read Status, 70h)操作、編程(Program)操作、隨機數據輸入(Random data input, 85h)操作和讀(Read)操作等。

  將NAND連接到處理器

  選擇內置


上一頁 1 2 下一頁

關鍵詞: NAND 閃存

評論


相關推薦

技術專區

關閉