一種高精度、寬動態范圍的APD偏壓控制/光功率監測電路設計
3.3 GARD電路
GARD電路主要用來屏蔽VAPD線路不受漏電流的影響,以及濾除偏置控制電路的噪聲。GARD電路由VSET端運算放大器通過一個20 k歐姆的電阻進行驅動。該電阻與GARD端外接電容構成RC網絡,用于濾除運算放大器反饋網絡的熱噪聲。
GARD電路的噪聲和小信號的截止頻率定義如下:

其中:f3dB是內部電阻20 k歐姆和外接電容CGRD構成的低通濾波器的截止頻率;CGRD是GARD端至地的濾波電容。
CGRD的容值越大(最大約0.01μF),ADL5317在最低輸入電流處的噪聲抑制性能越好,但是同時會延緩對VSET端電壓變換的響應時間。
3.4 VCLH電路
高電壓箝制電路(VCLH)是用于限制APD偏置電壓不能超過VCLH端電壓。其內部通過一只25k歐姆電阻將電位設置在相對于VPHV始終低2.0 V處,并不受溫度影響。
在線性模式下,VCLH端與VPHV端連接,可擴展線性工作范圍(上限高達VPHV-1.5 V)。在電源跟隨模式下,VCLH端則必須置空。
3.5 過流和過溫保護電路
FALT是集電極開路邏輯輸出端(低電平有效),用于
評論