a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 模擬技術 > 新品快遞 > 燦芯半導體發布通用高性能小數分頻鎖相環IP及相關解決方案

燦芯半導體發布通用高性能小數分頻鎖相環IP及相關解決方案

作者: 時間:2024-07-10 來源:EEPW 收藏

一站式定制芯片及供應商——(上海)股份有限公司近日宣布成功研發出一款通用高性能(fractional-N PLL) ,支持24bits高精度,最高輸出頻率4.5Ghz,另外還支持擴頻時鐘(SSC)功能,可以為客戶提供多功能的 PLL解決方案。

本文引用地址:http://www.j9360.com/article/202407/460859.htm

PLL電路一般用于產生輸出頻率,輸出頻率值與PLL的參考輸入頻率呈倍數關系。小數分頻PLL通過頻率乘法比例的小數值,實現更精確的輸出頻率控制,從而提供更高精度和準確度的輸出頻率。

SSC發生器是在一定頻率范圍內調制時鐘信號頻率的電路,將時鐘信號的能量擴展到更大的頻率范圍上。這種調制技術可以減少電磁干擾(EMI),提高信號的完整性。隨著集成電路工藝節點的不斷減小,市場對這類支持SSC功能的小數分頻PLL 需求也在不斷增加,這種設計具有減少電磁干擾、提高時鐘穩定性和降低功耗的優點。

“基于十多年IP設計開發的成功經驗,成功研發出通用高性能小數分頻PLL IP。該PLL IP支持較寬的輸入輸出頻率范圍,具有優異的抖動性能,可以應用于任何時鐘應用場景,特別是混合噪聲信號的SoC環境。這款高性能小數分頻 PLL IP已經成功在28nm工藝上流片,并且成功完成測試芯片驗證,目前這款高性能小數分頻PLL IP已經被多家客戶使用。



評論


相關推薦

技術專區

關閉