a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 業界動態 > 臺積電披露3nm工藝更多細節信息 晶體管密度是5nm工藝1.7倍

臺積電披露3nm工藝更多細節信息 晶體管密度是5nm工藝1.7倍

作者: 時間:2020-08-27 來源:TechWeb.com.cn 收藏

據國外媒體報道,正如外媒此前所預期的一樣,芯片代工商在今日開始的全球技術論壇上,披露了下一代先進工藝的更多細節信息。

本文引用地址:http://www.j9360.com/article/202008/417599.htm

taijidianjingyuan_500

2020年的全球技術論壇,是他們舉行的第二十六屆全球技術論壇,論壇上分享了第一代、第二代、4nm等先進工藝方面的信息,但在工藝已經投產的情況下,外界最期待的還是5nm之后的下一個全新工藝節點工藝。

在今天的論壇上,也披露了工藝的相關信息。他們的3nm工藝,仍將繼續使用鰭式場效應(FinFET),不會采用三星計劃在3nm工藝節點上使用的環繞式閘極電晶體(GAA)。

同第一代的5nm工藝相比,3nm工藝將使芯片的性能提升10%到15%,能耗降低25%到30%,臺積電方面承諾3nm工藝的密度將是5nm工藝的1.7倍。

外媒在報道中表示,臺積電的3nm工藝的密度,將是第一代的7nm工藝的3倍,可使芯片的能耗降低51%,性能提升32%。

按計劃,臺積電的 3nm工藝,將在明年進入風險試產,2022年下半年大規模量產。



關鍵詞: 臺積電 3nm 5nm 晶體管

評論


相關推薦

技術專區

關閉