a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > 如何實現更高的系統效率――第二部分:高速柵極驅動器

如何實現更高的系統效率――第二部分:高速柵極驅動器

作者: 時間:2018-08-03 來源:網絡 收藏

在此系列的第一部分中,討論過高電流柵極驅動器如何幫助系統實現更高的效率。也可以實現相同的效果。

本文引用地址:http://www.j9360.com/article/201808/385219.htm

可以通過降低FET的體二極管功耗來提高效率。體二極管是寄生二極管,大多數類型的FET固有。它由p-n結點形成并且位于漏極和源極之間。圖1所示為典型MOSFET電路符號中表示的體二極管。

圖1:MOSFET符號包括固有的體二極管

限制體二極管的導通時間將進而降低其兩端所消耗的功率。這是因為當MOSFET處于導通狀態時,體二極管上的壓降通常高于MOSFET兩端的電壓。對于相同的電流水平,P = I×V(其中P是功耗,I是電流,V是電壓降),通過MOSFET通道的傳導損耗顯著低于通過體二極管的傳導損耗。

這些概念在電力電子電路的同步整流中發揮作用。同步整流通過用諸如功率MOSFET的有源控制器件代替二極管來提高電路的效率。減少體二極管導通可以使這種技術的優點最大化。

下面考慮同步降壓轉換器的情況。當高側FET關斷并且電感器中仍然存在電流時,低側FET的體二極管變為正向偏置。死區時間短對避免直通很有必要。在此之后,低側FET導通并開始通過其通道導通。相同的原理適用于通常在DC / DC電源和電動機驅動設計中發現的其它同步半橋配置。

對于高速接通,柵極驅動器的一個重要參數是導通傳播延遲。這是在柵極驅動器的輸入端施加信號到輸出開始變高時的時間。這種情況如圖2所示。當FET重新導通時,體二極管將關斷。快速的導通傳播延遲可以更快地導通FET,從而最小化體二極管的導通時間,進而使損耗最小化。

圖2:時間示意圖,t_PDLH是導通傳播延遲

TI的產品組合包括具有行業領先的高速導通傳播延遲的柵極驅動器。參見表1。

表1:高速驅動器



評論


技術專區

關閉