a一级爱做片免费观看欧美,久久国产一区二区,日本一二三区免费,久草视频手机在线观看

新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于FPGA的軟硬件協(xié)同仿真加速技術

基于FPGA的軟硬件協(xié)同仿真加速技術

作者: 時間:2017-10-21 來源:網絡 收藏

  1 前言

本文引用地址:http://www.j9360.com/article/201710/367170.htm

  在數字集成電路的設計中,當設計工程師在用硬件描述語言(HDL:Hardware Description Language)完成設計之后,需要通過仿真來檢驗設計是否滿足預期的功能。在仿真中,設計工作師需要為設計項目建立一個測試平臺,這個測試平臺為設計項目提供盡可能完備的測試激勵,并提供可供觀測的輸出響應,根據這些輸出響應信息,設計工程師便可以判斷設計項目是否滿足預期的功能。在進行仿真工程時,設計工程師一般先對各個功能模塊進行仿真驗證,全部通過后再對整個系統(tǒng)設計進行仿真。當設計工程師在仿真中發(fā)現錯誤,就需要進行仔細調試,找出錯誤發(fā)生的原因并加以修改。

  隨著系統(tǒng)設計的復雜性不斷增加,當設計集成度超過百萬門后,設計正確性的驗證比設計本身還要費勁,系統(tǒng)仿真的實時性很難滿足要求。在針對復雜電路進行軟件仿真時,系統(tǒng)的仿真時間往往需要占據大部分的設計時間。我們常常會為了仿真電路的某些功能,而不得不等上幾個小時甚至幾天。如何提高仿真效率,減少仿真復雜度,縮短仿真時間,將成為系統(tǒng)設計中的關鍵一環(huán).利用基于C語言的設計和驗證方法來代替?zhèn)鹘y(tǒng)的基于HDL語言設計的仿真,從而加快仿真速度,但是這種方法只適用設計的早期階段。為了方便而快速的實現仿真驗證,及時得到測試數據,本文提出運用硬件加速的思想,采用硬件仿真平臺和軟件仿真平臺相互通信,即通過主機上運行的仿真軟件與硬件平臺相結合,實現軟硬件協(xié)同加速仿真,仿真速度可以提高30倍。

  2 軟硬件協(xié)同加速仿真

  在傳統(tǒng)的設計與驗證過程中,設計工程師首先將復雜的系統(tǒng)逐模塊的用硬件描述語言表述,待所有模塊在仿真器上單獨驗證通過后,通過模塊間整合進行局部和整個設計的仿真,如圖1所示。

  圖1 設計驗證進程

  假設模塊Master和模塊Slave是整個復雜設計中的一部分。模塊Master負責把輸入數據進行數據處理,隨后把處理后數據發(fā)送到下一個模塊 Slave,Slave模塊完成一個功能復雜的算法運算,運算結束后把結果返回到模塊Master中,進行下一步操作,設計框圖如圖2所示。

  圖2 設計例子框圖

  設計工程師在完成模塊Master和模塊Slave的HDL設計后,用HDL 仿真器軟件分別對兩個模塊進行仿真驗證,模塊Master的仿真時間花費了五分鐘,模塊Slave花費了十五分鐘,兩個模塊進行聯合仿真花費了二十分鐘。如果設計不正確,則要對設計進行重新修改和仿真直到驗證通過為止,重復的仿真工作將要花費幾天甚至幾星期。為了縮短仿真時間,本文提出利用硬件加速的思想,對設計進行軟硬件協(xié)同加速仿真。模塊Master和模塊Slave的功能首先分別在軟件上仿真驗證通過,待模塊Slave經綜合實現后,把模塊 Slave下載到硬件中,模塊Master仍然運行在軟件上,通過HDL仿真工具提供的外部接口實現軟硬件間的數據交互,進行模塊Slave和模塊 Master的聯合仿真驗證,一旦仿真通過,把模塊Master和模塊Slave都放入硬件中進行加速仿真驗證,這時兩個模塊的聯合仿真時間將大大縮短。

  圖3加速仿真

  本文描述的加速仿真技術實現框圖如圖3所示。DUT(Design Under Test)由可綜合的Verilog HDL語言設計完成。DUT綜合實現后,下載到現場可編程門陣列(:Field Programmable Gate Array)中進行加速仿真驗證。運行在HDL 仿真器上的測試文件TestBench給DUT發(fā)送測試激勵并響應輸出信息,與HDL仿真器間的信息交換由仿真器提供的Verilog 編程語言接口(PLI:Programming Language Interface)來實現。Verilog PLI為Verilog代碼調用C語言編寫的函數提供了一種機制,它提供了C語言動態(tài)鏈接程序與仿真器的接口,可以實現C語言和Verilog語言的協(xié)同仿真。由于C語言在過程控制方面比Verilog語言有優(yōu)勢,可以用C程序來產生測試激勵和讀取信號的值。以Windows平臺為例,用戶通過運用C語言和Verilog PLI編寫接口函數,編譯代碼并生成動態(tài)鏈接庫(DLL:Dynamic Link Library),然后在由Verilog語言編寫的TestBench中調用這些函數。在執(zhí)行TestBench文件進行仿真時,TestBench中的C函數一旦鏈接成功,C函數將詳細信息傳遞給HDL仿真器,執(zhí)行C函數就可以像仿真Verilog代碼一樣進行仿真。這樣,設計工程師利用 Verilog PLI接口創(chuàng)建自己的系統(tǒng)調用任務和系統(tǒng)函數,就可以通過C語言編程對DUT進行輔助仿真,達到Verilog語法所不能實現的功能。

  3 仿真實例

  圖4 軟硬件協(xié)同加速仿真平臺框圖

  軟硬件協(xié)同加速仿真平臺框圖如圖4所示。我們使用的主機配置為2.66GHz Intel Core2處理器和2GB內存。軟件平臺HDL仿真器運行于主機上,完成對仿真過程的控制和檢測。HDL仿真器采用Mentor Graphics子公司Model Tech公司出品的ModelSim軟件,它全面支持VHDL和Verilog語言的IEEE標準,可以實現VHDL、Verilog以及VHDL- Verilog混合設計的仿真,還能夠與C語言一起實現對HDL設計文件實現協(xié)同仿真。同時,相對于大多數的HDL仿真軟件來說,ModelSim在仿真速度上也有明顯優(yōu)勢,并且它支持眾多的廠家?guī)欤窃O計工程師做FPGA設計的RTL級和門級電路仿真的首選。

  硬件平臺主要以FPGA為核心,采用了一片Xilinx公司推出的Virtex-5 XC5VSX95T-FF1136 芯片,它內部有豐富的邏輯資源,包括14720片Slices,8784Kb的BlockRam,640片DSP 48E Slices,16個GTP 收發(fā)器,640個可配置 I/O 管腳。此外,該芯片內嵌了一個PCI-express Endpoint Block 硬核。Xilinx公司提供的IP核endpoint Block Plus for PCIe解決方案適用于 Virtex-5 SXT FPGA架構,該IP核例化了Virtex-5 SXT器件中內嵌的Virtex-5 Integrated Block for PCI Express,為實現單片可配置PCI-express總線解決方案提供了可能。PCI-express總線作為下一代高性能I/O互聯技術和標準的局域I/O總線,將廣泛應用于未來各種計算機平臺。

  在實驗中,我們選用Xilinx公司的IP核FFT(Fast Fourier Transform)v6.0[8]模塊作為DUT,該FFT核配置成Pipelined Streaming I/O的方式,它可以實現對任意間隔或者連續(xù)數據幀的處理。FFT模塊在ModelSim軟件上運行的仿真結果波形如圖5所示。

  圖5 IFFT模塊仿真波形

  我們分別對DUT進行純軟件仿真和軟硬件協(xié)同加速仿真測試,實驗結果如圖6所示。仿真結果與主機配置、設計的復雜度以及仿真時鐘周期數有關。

  圖6 實驗結果對比

  4 結論

  本文利用硬件加速的思想,提出了基于FPGA的軟硬件協(xié)同加速仿真技術。用可綜合的Verilog語言編寫的設計測試文件(DUT)經綜合實現后,下載到 FPGA中,TestBench仍然運行在主機的仿真器ModelSim軟件上,通過Verilog編程語言接口(PLI)進行軟硬件間的數據交互,從而實現對DUT的軟硬件協(xié)同加速仿真。實驗結果表明,相對于純軟件仿真,運用軟硬件協(xié)同加速仿真技術仿真速度提高了30倍,這大大縮短了仿真時間,從而達到縮短設計周期的目的。

作者 江霞林,周劍揚,楊銀濤,林曉立



評論


相關推薦

技術專區(qū)

關閉